第一篇:數字邏輯重點
1.基本邏輯和復合邏輯。如給出輸入信號的波形,畫出輸出的波形,或者發過來
2.幾種常見的BCD碼,如8421碼,2421碼,5421碼的轉換
3.公式法化簡,必考一道
4.卡諾圖化簡,有多余項的函數化簡,必考一道
5.組合邏輯電路的分析,按照例題4.1的步驟來分析
6.組合邏輯電路的設計,7.用譯碼器74LS138或者數據選擇器來實現邏輯函數,P82-P85
8.編碼器、譯碼器、數值比較器的擴展
9.能寫出一些實際功能的邏輯函數,比如三變量多數表決器,其中A有否決權F?ABC?ABC?ABC、三變量一致電路等
10.RS觸發器、D觸發器、JK觸發器的真值表、特性表、特征方程、狀態轉換圖,11.已知觸發器的電路,在CP脈沖的作用下,畫出觸發器的波形,書上的例題,以及習題例題5.2
12.時序邏輯電路的分析
13.集成計數器的應用,74LS161,74LS169,74LS90,74LS192,以及組成任意計數器的接法,P131-P133
14.存儲器的分類和擴展,圖7-16圖7-17圖7-18
一、單項選擇題。(10小題,每小題2分,共20分)
二、填空題(5小題,每空1分,共10分)
三、邏輯函數化簡(2小題,共10分)
四、分析題(共5小題,每小題8分,共40分)
五、設計題。(共2小題,共20分)
第二篇:數字邏輯2013考試復習重點
數字邏輯2013考試復習重點
? 分數比例:教材第1~3章、后續章節各約占50%。
? 題型包括:
? 單選題(1’×15=15’)
? 判斷題(1’×15=15’)
? 填空題(2’×10=20’)
? 綜合題(5’+5’+16’+16’+8’=50’)
? 各章習題必須掌握。
? 第1章
? 1.1-1.2熟練掌握
? 1.3熟練掌握各種邏輯函數表示及簡化方法
? 第2章
? 2.1-2.3熟練掌握
? 2.4熟練掌握組合邏輯電路的基本設計方法,掌握利用譯碼器或數據選擇器實現組合邏輯電路的原理與方法。
? 第3章
? 3.1-3.2掌握
? 3.3掌握時序邏輯電路的基本分析方法。
? 3.4熟練掌握寄存器、計數器的分析與設計方法,掌握用清零法和置數法設計設計N進制計數器。
? 3.5掌握基本的時序電路設計方法,會畫狀態圖。
? 3.6掌握各種基本概念。
? 第4、5章
? Verilog的基本概念
? 熟練掌握各種Verilog的基本操作符、常用系統任務與函數。? 熟練掌握各種基本語句與編程風格。
? 掌握Libero(特別是ModelSim)的基本使用方法、流程和特點。? 第6章
? 掌握各種基本組合電路的Verilog程序實現。
? 掌握加法器、乘法器、補碼生成等電路的Verilog實現方法。? 第7章
? 掌握各種基本時序電路的Verilog程序實現,包括各類寄存器和計數器。? 熟練掌握FSM的概念和屬性。
? 熟練掌握FSM的設計方法和Verilog實現(1、2、3-always),會根據狀態圖編寫程序。
? 考試范圍包括但不限于上述知識點。
? 請認真復習,爭取好成績!
第三篇:《數字邏輯》復習重點和范圍(2010)OK
《數字邏輯》復習重點和范圍
說明:
1.復習方法
請參照課件和教材,認真、系統復習所學內容,重點掌握一些基本概念、公式和定理;數制的表示和轉換方法,原碼、反碼和補碼的表示方法,補碼的加法、減法運算;邏輯函數的不同表示方法,邏輯代數的基本公式、常用公式和重要定理,邏輯函數的公式簡化法;Verilog HDL的詞法和常用語句;構成門電路的基本元件(二極管、三極管)的穩態開關特性,常用門電路的功能、外部特性和主要參數;常用組合邏輯電路的電路結構和邏輯功能,組合邏輯電路的分析方法和設計方法;觸發器的電路結構、工作原理、功能及約束條件,設計方法;時序邏輯電路的特點、描述方法、分析方法和設計方法;半導體存儲器的工作原理和擴展存儲容量的方法;PLD的基本結構和設計方法。
一定要弄懂每章作業與習題答案中的每一道題,并能夠自己獨立(脫離教材與課件)、熟練完成。
2.課程目標
通過本課程的學習,應熟練掌握數字邏輯的基本理論(數制、編碼、邏輯代數等),熟悉數字邏輯電路基本器件(數字集成電路和可編程邏輯器件)的電路結構、功能和使用方法,熟練掌握數字邏輯電路的分析方法和基于Verilog HDL的設計方法。
3.考試題型
填空題、單選題、簡答與計算題、分析與設計題。題量較大,請同學一定認真對待、認真復習!確保做題的速度和質量。
凡在課件中注明“了解即可”或“自學”的內容不進行考核。預祝同學們期末考試取得好成績!
第1章數制與編碼
1.重點
?
?
?
? 數制的表示方法 十進制轉換為N進制的轉換方法、二進制與八進制或十六進制的相互轉換 原碼、反碼和補碼的表示方法,補碼的加法運算和減法運算 十進制數的二進制編碼
2.范圍
1.2數制及其轉換
1.2.1數制
1.2.2數制之間的轉換
1.2.3二進制算術運算
1.3編碼
1.3.1帶符號的二進制數的編碼
1.3.3二-十進制編碼
第2章邏輯代數和硬件描述語言基礎
1.重點
? 邏輯函數的表示方法(由真值表推導出邏輯函數表達式的最小項推導法和最大項推導法)
? 邏輯代數基本公式、基本定理和常用公式
? 邏輯函數的標準表達式
? 邏輯函數的公式簡化法(“與或”表達式的化簡)
? Verilog HDL的詞法
? Verilog HDL的常用語句(如assign語句、if_else語句、case語句,always塊語句的正確使用,任務和函數的用法)
2.范圍
2.1邏輯代數基本概念
2.1.2基本邏輯和復合邏輯
2.1.3邏輯函數的表示方法
2.2邏輯代數的運算法則
2.2.1邏輯代數的基本公式
2.2.2邏輯代數的基本定理
2.2.3邏輯代數的常用公式
2.3邏輯函數的表達式
2.3.1邏輯函數的常用表達式
2.3.2邏輯函數的標準表達式
2.4邏輯函數的公式簡化法
2.4.2邏輯函數的公式簡化法
2.5Verilog HDL基礎
2.5.2Verilog HDL的詞法
2.5.3Verilog HDL常用語句(賦值語句、條件語句、always塊語句,任務和函數)
2.5.4不同抽象級別的Verilog HDL模型
第3章門電路
1.重點
?
?
?
?
?
?
? 常用邏輯門電路的功能 晶體二極管的穩態開關特性 晶體三極管的穩態開關特性 TTL與非門的外部特性(主要是電壓傳輸特性、輸出特性)、主要參數 TTL其他類型門電路(OC門、TS門)MOS門邏輯表達式推導方法 能夠使用Verilog HDL設計門電路
2.范圍
3.2晶體二極管和三極管的開關特性
3.2.1常用半導體器件(主要是一些基本概念)
3.2.2晶體二極管的開關特性(主要是穩態開關特性)
3.2.3晶體三極管的開關特性(主要是穩態開關特性)
3.4TTL集成門
3.4.1TTL集成與非門
3.4.2TTL與非門的電氣特性
3.4.3TTL與非門的主要參數
3.4.4TTL其他類型門電路(主要是OC門、TS門)
3.5MOS集成門
補充—MOS門邏輯表達式推導方法
補充—各種集成門電路性能比較
3.6基于Verilog HDL的門電路設計
第5章組合邏輯電路
1.重點
? 組合邏輯電路與時序邏輯電路的特點
? 組合邏輯電路的分析方法
根據給定的某邏輯電路,能夠推導出其邏輯函數表達式;利用公式法進行化簡,得到最簡表達式;并寫出真值表;通過分析真值表確定其邏輯功能。
? 組合邏輯電路的自動設計方法
方法一:最簡單的方法是根據電路的邏輯功能,直接用Verilog HDL的行為描述方式編寫源程序。適于具有優先級邏輯的電路(例如優先編碼器)或根據不同的條件(一般為使能信號)執行不同的操作的電路(例如譯碼器、數值比較器等),常用if語句描述;也適于邏輯功能比較簡單、輸出信號單一的電路(如加法器、偽碼檢驗電路、某判別電路),直接用assign語句描述。
方法二:根據電路的邏輯功能,列出真值表;然后直接用HDL描述邏輯功能(如case
語句)。適于對同一組控制信號取不同的值時,輸出取不同的值,例如奇偶校驗器。
方法三:根據電路的邏輯功能,列出真值表;然后根據真值表寫出邏輯函數的標準表達式,再用HDL描述邏輯功能(如用assign語句)。適于邏輯函數表達式比較容易寫出的電路。
方法四:根據電路的邏輯功能,列出真值表;然后根據真值表寫出邏輯函數的標準表達式;再根據邏輯函數表達式畫出邏輯圖。適于邏輯圖比較簡單的電路。
? 常用組合邏輯電路的電路結構和邏輯功能(加法器、編碼器、譯碼器、數據選擇器、數值比較器、奇偶校驗器等)
? 譯碼器的應用,數據選擇器的應用
? 基于Verilog HDL的組合邏輯電路設計方法(上述方法一~方法三)
2.范圍
5.1概述
5.1.1組合邏輯電路的結構和特點
5.1.2組合邏輯電路的分析方法
5.1.3組合邏輯電路的設計方法
5.2常用組合邏輯電路及其設計方法
5.2.1算術運算電路
5.2.2編碼器
5.2.3譯碼器
5.2.4數據選擇器
5.2.5數值比較器
5.2.6奇偶校驗器
第6章觸發器
1.重點
? 觸發器的特點和分類
? 基本RS觸發器、鐘控觸發器、邊沿觸發器的邏輯功能及描述方法
? 基于Verilog HDL的觸發器設計方法
2.范圍
6.1概述
6.1.2觸發器的特點
6.2基本RS觸發器
6.2.1由與非門構成的基本RS觸發器
6.2.2由或非門構成的基本RS觸發器
6.3鐘控觸發器
6.3.1鐘控RS觸發器
6.3.2鐘控D型觸發器
6.3.3鐘控JK觸發器
6.3.4鐘控T觸發器
6.3.5鐘控T’觸發器
6.4集成觸發器
6.4.2邊沿JK觸發器
6.5觸發器之間的轉換
6.5.1用JK觸發器轉換
6.5.2用D觸發器轉換
第7章時序邏輯電路
1.重點
? 時序邏輯電路的描述方法
? 同步時序邏輯電路和異步時序邏輯電路的分析方法(一定要掌握)
Setp1:根據電路結構寫出各觸發器的驅動方程和輸出方程,若為異步時序電路,需再寫出時鐘方程;
Setp2:求狀態方程(即將各個觸發器的驅動方程代入相應的特性方程,并化簡); Setp3:將輸入變量和觸發器初態的各種取值組合,代入狀態方程和輸出方程,計算出各級觸發器的次態值和電路的輸出值,得到狀態轉換表;
Setp4:畫狀態轉換圖或時序圖;
Setp5:描述電路功能。當存在非工作狀態時,也需要檢查能否自啟動。? 有限狀態機FSM的HDL設計方法
? 常用時序邏輯電路的工作原理、邏輯功能及使用方法
? 基于Verilog HDL的時序邏輯電路設計方法
2.范圍
7.1概述
7.1.1時序邏輯電路的描述方法
7.1.2時序邏輯電路功能的分析方法
7.2有限狀態機
7.2.1有限狀態機概述
7.2.2Moore型有限狀態機
7.3數碼寄存器和移位寄存器
7.3.1數碼寄存器
7.3.2移位寄存器
7.3.3集成移位寄存器
7.4計數器
7.4.1同步計數器
7.4.2異步計數器
7.4.3集成計數器(集成計數器實現M進制計數)
7.5基于Verilog HDL的時序邏輯電路設計
7.5.1數碼寄存器的設計
7.5.2移位寄存器的設計
7.5.3計數器的設計
7.5.4順序脈沖發生器的設計
第8章程序邏輯電路
1.重點
? 半導體存儲器的工作原理
? 擴展存儲容量的方法
RAM或ROM的擴展:如單片存儲器芯片輸出數據的位數不夠,需進行位擴展;如單片存儲器芯片的字數不夠,需進行字擴展;如存儲器芯片的位數和字數都不夠用,則需同時進行位和字的擴展。
? 基于Verilog HDL的存儲器設計方法
2.范圍
8.1概述
8.1.1程序邏輯電路的結構及特點
8.1.2半導體存儲器的結構
8.1.3半導體存儲器的分類
8.2隨機存儲器
8.2.1靜態隨機存儲器SRAM(“工作原理的分析”不要求)
8.2.2動態隨機存儲器DRAM(“工作原理的分析”不要求)
8.2.3RAM典型芯片
8.2.4RAM芯片擴展(重點掌握)
8.3只讀存儲器
8.3.1ROM的結構(幾種ROM的“工作原理的分析”不要求)
8.3.2ROM的擴展(與RAM擴展相同)
8.3.3ROM的應用(ROM實現任意組合邏輯函數的設計方法)
8.4基于Verilog HDL的存儲器設計
8.4.1RAM的HDL設計
8.4.2ROM的HDL設計
第9章可編輯邏輯器件
1.重點
? 陣列型PLD和單元型PLD的基本結構和特點
主要是一些基本概念
2.范圍
9.1PLD的基本原理
9.1.1可編程邏輯器件的分類
9.1.2陣列型PLD
9.1.3現場可編程門陣列FPGA
9.1.4基于查找表的結構
9.2PLD的設計技術
9.2.1PLD 的設計方法
9.2.3在系統可編程技術(主要是定義)
9.2.4邊界掃描技術(主要定義)
第四篇:頻率計(格式)數字邏輯
課程設計任務書
(指導教師填寫)
課程設計名稱 電子技術課程設計 學生姓名
專業班級
設計題目
簡易數字頻率計
一、課程設計的任務和目的
任務: 設計一個簡易數字頻率計,用來測量單位時間內數字信號的脈沖個數,并用數碼管顯示出來。
目的:
掌握簡易數字頻率計的設計、組裝、調試方法。掌握有關集成電路的工作原理。
二、設計內容、技術條件和要求
1.設計簡易數字頻率計:
⑴.設計一個簡易數字頻率計,用于測量數字信號的頻率并顯示,用一個開關控制頻率計的起動和停止,并可對頻率計置數。
⑵.測頻范圍為0.1Hz到9999Hz。
⑶.測量所需時基時間可調,分1秒和10秒兩檔。
⑷.能連續循環測量顯示,若用1秒檔時要求6秒完成一個循環,其中1秒計數測量;4秒顯示結果;1秒清零。然后依次循環。
2.根據上述要求,畫出電路框圖、原理總圖。3.對原理圖進行仿真。4.在實驗箱上組裝、調試。5.撰寫設計總結報告。
三、時間進度安排
本課程設計共兩周時間。第一周:理論設計
周二
布置設計任務;提出課程設計的目的和要求;講解電子電路的一般設計方法和電子電路的安裝、調試技術;明確對撰寫總結報告和繪制原理總圖的要求;安排答疑、實驗時間。
周二至周五
學生查資料,進行理論設計,其中安排三次答疑,指導學生設計。第二周:仿真和安裝調試、撰寫設計總結報告 周一
交設計草圖供老師審閱。
周二至周三
在EDA實驗室對其設計的電路進行仿真,并可根據仿真情況修正設計以確定設計正確,能完成設計要求。周三至周四
在實驗箱上進行安裝、調試,并通過老師驗收。最后,撰寫設計總結報告、繪制原理總圖。
四、主要參考文獻
1.各種版本的數字電子技術基礎教材; 2.各種版本的電子技術課程設計指導書;
3.集成電路手冊。
指導教師簽字:
2013 年12月 16 日
第五篇:數字邏輯理論
參考書(華中科技大學康華光主編第五版)
第一章 數字邏輯理論
1.1掌握占空比的概念(04年第九題提到占空比)。
1.2掌握二進制,八進制,十進制,十六進制的相互轉換關系和各自的概念,以及二進制的優點。另外熟悉串行和并行兩種傳輸方式,后面學到組合邏輯電路的時候可能會出把串行電路變成并行電路的題,1.3另外二進制加法和減法的運算以及原碼。反碼和補碼的變換,以及帶符號減法運算兩種方式。后面設計加法器和減法器的時候可能會涉及到,1.4編碼的那一塊掌握8421碼5421碼2421碼,能寫出來,記得一年的真題中寫到了要寫出來這幾個碼,所以要掌握他們的形式,另外要知道什么是有權碼,什么是無權碼另外就是重點要掌握格雷碼的性質和特點,并且能寫出從0到15各自的格雷碼形式,這是一年的考題!
1.5掌握與或非三種基本的邏輯運算和符號表示,另外就是會用開關法表示與或的關系,有一年的考題三分就是這些簡單的內容,而且重復會出現。另外就是掌握與非,或非,異或,同或之間的關系和符號表示方法。這是基礎,1.6了解邏輯函數的表示方法,不用特別的看,明白即可!提到哪種方式要知道,會表示。這一章一般都是考概念的題,不過他也是后面要學習的許多東西的基礎。掌握了才能更明白后面的一些東西,下面把考題寫下,2003 第八題第四個,2004年第八題第一個05年的第八題第一個,06年第八題第一個08年第八題第一個07年第八題第一個第三個。
第二章
2.1 掌握邏輯代數的基本形式和基本定律。,和三個基本規則,帶入規則,反演規則和對偶規則。邏輯代數的化簡方法這個重點看自己掌握程度吧,第二節就是講的是卡諾圖的化簡方法,2.2卡諾圖的化簡方法要重點掌握,因為到后來時序邏輯電路設計的時候用的很多,所以2.1和2.2要做適量的題目,并且要多看幾遍,增強印象,另外卡諾圖的化簡,書上只涉及到2個變量,3個變量,4個變量,你可以參考其他書,還有5個6個變量的情況一般不會出現,因為我沒有看過,而且做每年的真題,也沒有遇到變量很多的情況。另外書上只提到最小項,其實還有最大項的說法,這個要參考其他的書,因為考試的時候好像有最大項的提法,這點給的建議是參考那本學校指定的書,不過內容不多,可以大致看看,很容易明白的,還有就是可以參考重郵的那本數字電路,這個方面也有介紹,另外我的那個講義上也講到了自己要看明白,和那些人一起商量搞懂這些知識,另外就是卡諾圖的化簡方法及注意的原則要注重掌握,以及卡諾圖畫圈的時候應該注意的規則,把課后習題相關內容做完,明白即可。還有就是多余項的處理。要根據情況去化簡。這個在設計邏輯電路的時候經常用得到,在講義上叫隨意向,記住叫法的不同。還有最大項和最小項之間的關系,就是最小項的取反,記住 本章是以后學習的基礎,因為再設計邏輯電路的時候都要涉及到
這張有些東西要是你邏輯思維好的話不難,要掌握方法,因為幾乎后面的每道大題基本上都要涉及到邏輯函數的化簡,所以要重點掌握。否則大題中你的化簡做錯的情況下,電路就全錯了,要注意這一點,一般情況下單獨出題的情況很少,只有簡答題中有幾個吧,不過大體都要涉及到化簡,03年第八題第五個,04年第八題的第二個05年第八題的第二個。第三個。
第三章 邏輯門電路
這個最好根據講義和題目去看,因為我也沒有看明白,這一章不算是重點,常考的內容我已經寫到了講義上。這章有許多題目我也不會,建議去聽一下優酷中的那個老師講的,是哈工大的老師講的,在搜索中輸入哈工大數字電路即可出現。下面我把這張重點考得東西寫一下,有些考的我也不是很懂,三極管的原理一定要掌握,分清基極b,集電極c,和發射極e,還有就是當基極和集電極之間的電壓大于0.7V的時候發射極和集電極之間是導通的,就是相當于短路,如果發射極接地的話那么集電極就相當于接地。一般復雜的電路都是根據這個原理去推斷的,其他的我也不太懂,還有就是開門電平和關門電平,這個定義在重郵的那本書上有定義和詳細的解釋,詳細的解釋我已經寫到了那本將以上了,認真看一下吧,開門電阻和關門電阻的含義,關門電阻就是當電阻小于0.91K歐姆的時候相當于低電平,這個就是關門電阻,開門電阻就是當電阻大于3.2k歐姆的時候相當于邏輯一,這個就是開門電阻。另外就是與非門的伏在輸出特性這個是一年的考題,我當時不知道什么意思,還是重郵的那本書上有這個講解,那個講義上也有,也就是當與非門的發射極的電阻高于2k歐姆的時候則輸出的電壓時1.4V2008年的第八題的第二個就是這個題目和對應講義上的圖的解釋,另外要掌握扇出系數的概念,就是講義上的,門電路的扇出數就是在其正常工作的情況下,所能帶同類門電路的最大數目,還有扇出系數的計算方法,下面就是兩類特殊的門,(1)集電極開路門,OC門,這個掌握的主要是國標的畫法。功能,和特點,我已經寫
到講義上了,另外就是上拉電阻的計算,我沒有看懂。也沒有碰到類似計算的考題,所以建議看不懂的話就別看了,不過那個公式要了解,(2)三態門,三態門的特點和功能已經寫到講義上了,(3)另外就是課本116頁那個講了多余端口(空余輸入端)的處理,要記下來因為好像
重復考了幾次,課本上我已經用紅線表示出來了。
2007年第八題第五個說明OC門的特點和應用,08年就是與非門輸出特性,05年簡述三態門的特點和應用,04年第八題第四個說明與非門和或非門空余輸入端的處理方法03年第六個已輸入低電平為例說明TTL門電路為什么會有扇出限制(我不會,可以看看優酷上的講解把這一章的內容搞懂)03年第八題的最后一個是簡述OC門的特點和功能用途(07年重復該題)還有講義上講到的例題。
第四章 組合邏輯電路
4.1組合邏輯電路的分析自己會分析即可,把課本上的看完,明白其中的道理,以后再分析此類問題的時候按照書上的步驟做即可,4.2 組合邏輯電路的設計類似吧,按說應該是先講完組合邏輯電路中的原件后再講這些,呵呵,再設計組合邏輯電路的時候要按照此章的內容的步驟去設計即可,4.3競爭冒險,明白競爭冒險的原因,然后掌握消除競爭冒險的方法,要記下來,可能會考概念的問題,一共有三個:
(1)發現并消去互補相乘項。
(2)增加乘積項以避免互補項相加,(3)輸出端并聯電容器
4.4
(1)編碼器:知道什么叫編碼,編碼的位數和符號數之間的關系要掌握,2的n次冪要大于N,n為編碼位數,N為要編碼的符號數。掌握42編碼器和83編碼器優先編碼器理解即可,不需要記住,另外就是編碼器的擴展要看懂,理解并掌握。還有編碼器的真值表還有功能要掌握。
(2)譯碼器,和編碼器正好相反,要掌握24譯碼器和38譯碼器和他們的功能,還有就是使能端的作用,還有要會怎么兩個38譯碼器擴展到416譯碼器,這個是很重要的,書中一個例題是用1個24譯碼器和4個38譯碼器組合成一個532譯碼器,這個要掌握,看懂,其他的原理類似。還有就是用譯碼器實現一個邏輯函數,就是148頁的例題。210進制譯碼器不需要掌握,還有七段顯示譯碼器也不需要看。然后就到了數據分配器,其實就是一個譯碼器。看懂數據分配器的原理,并要記住數據分配器的應用,可能會考概念的問題,(3)數據選擇器,掌握數據選擇器各個端口的功能,要理解并會應用156頁輸出的那個表達式4.4.7,明白其中的含義,另外就是掌握數據選擇器的幾個應用,第一:擴展,兩種擴展方式,一個是位的擴展一個是字的擴展,學了儲存器以后容易理解了。一般字的擴展應用比較廣泛。考題中比較多。字的擴咱就是用兩個八位的數據選擇器擴展為16位的數據選擇器。第二:就是邏輯函數產生器,這個要掌握例題4.4.7,另外就是數據選擇器的優點是無需對函數進行化簡,第三個應用就是實現并行數據到串行數據的轉換。這個其實要用到定時器為實現其功能。這個要看看,要明白怎么轉化的,以后的考題中可能會遇到這個問題。
(4)數據比較器
掌握一位數值比較器和兩位數值比較器的真值表和各個端口的作用。看看理解數值比較器的擴展,這個數值比較器出一般都是很簡單的,不會涉及太深的內容。兩種擴展方式要掌握。理解。
(5)加法器
第一 半加器的定義沒有考慮低位進位的加法運算稱為半加。掌握半加器的真值表和表示方法,以及符號中各個符號代表什么,第二:全加器的定義就是能進行加數,被加數和低位來的進位進行相加。要掌握全加器的真值表以及各個端口代表數的什么意思,163頁4位串行進位全加器要掌握其中的原理,如果給出四個一位的,變成四位的就是這樣變。165頁加法器的擴展方式要弄懂,(6)減法器
有一年好像考過吧,不過這個比較難理解,要把167頁的那個圖理解了,主要是根據圖相關的講解進行理解了,好像有過要設計減法電路。要注意這方面。
4.5組合可編程邏輯器件屬于存儲器那一部分的內容,(暫時先省略)
這部分組合邏輯電路的設計很重要的一般情況下大概有20分左右的題目是單純的組合邏輯電路的,還有一部分是組合邏輯電路和時序邏輯電路綜合的,所以這部分掌握好很重要。這部分的例題就不一一列舉了,看講義上的那些題目弄懂。建議把課本上的習題做一遍,第五章鎖存器和觸發器
5.2 鎖存器
鎖存器是對脈沖電平敏感的存儲單元電路,而觸發器是對邊沿敏感的電路,可以分為上升沿觸發和下降沿觸發。這是鎖存器和觸發器的區別,另外就是在講義上根本沒有鎖存器的概念,只是重點講解了各個觸發器的功能。所以這一章根據歷年考題來看。SR鎖存器還是看看,為了防止意外考試,然后這一節重點我都用紅筆畫在書上了,那些就是我感覺的重點。209頁消陡電路時怎么工作的,我記得當時考重郵的那位同學問過我,最好看看吧,其他的可以跳過不看。掌握了D鎖存器的特點就行。至于那些傳輸門不用也別了解
5.3 觸發器的電路結構和工作原理
觸發器的類型根據將以上看吧,可能會考簡答題,書上分為三種,講義上分為四種,以講義為主吧。主從觸發器中的功能表中有一個S和R一個是置0一個是置1,這個以后再設計電路的時候可能會用到這兩個按鈕的作用。其他的不用看了,5.4觸發器的邏輯功能(這是重點,好好看看0
(1)首先區分什么是現態什么是次態(225頁課本中有定義)
(2)掌握D觸發器,特想表特性方程和狀態圖都要掌握
(3)JK觸發器同上
(4)T觸發器(還有T’觸發器)
(5)SR觸發器(這個不是常考,但是還是要掌握看懂)
(6)各個觸發器之間的轉化。這個不僅僅是書上的D觸發器轉化為別的觸發器,以后做題的過程中會用得到,掌握轉換的過程,講義上也特別的寫明了。
這一章主要的內容就是掌握各個觸發器的功能,并在實現邏輯功能的時候用得上。
這一章的習題就不一一寫了,許多設計的題目要自己看懂。這是時序邏輯電路設計的基礎。
第六章 時序邏輯電路
6.1 明白什么是次態,什么是現態。另外理解什么是輸出方程,什么是激勵方程。,什么是狀態方程。了解時序邏輯電路的主要特征。明白什么是異步時序電路和同步時序電路。
(2)248頁的例題要弄懂,三個邏輯方程組要回列,這個要做題明白是什么,會寫狀態表,畫狀態圖和時序圖,這個一般是分析時序電路邏輯功能的必要的步驟。
6.2 同步時序邏輯電路的分析。這一節要掌握怎么分析同步時序邏輯電路。多做題去明白。
6.2.1和6.2.2的例題不錯,看懂明白,可能會有問題說最后判斷電路的邏輯功能這個剛開始做題時可能不知道為什么書上會那么想。等你做很多題目的時候你就能理解了,多做題對比答案,增強分析能力。多見見這種題型,一般邏輯功能就那么幾個。
6.3 同步時序邏輯電路的設計
這個是重點中的重點,一般將近=一半的分數和答題都在這。一半后面的兩道答題會設計和存儲器有關或者和組合邏輯電路綜合的題目,同步時序邏輯電路的設計這個過程不是很麻煩,但是后面化簡的時候要仔細認真,在建立原始狀態表和狀態化簡的時候這方面一定要仔細,一半此類題目考的就是你的耐心和細心,10年倒數第二道就是一個同同步時序邏輯電路的設計題,我花了20多分鐘才寫完,那道題25分。
6.3.1 設計步驟這個要仔細明白每一部的內容。重點我已經劃到我的書上了。
6.3.2 同步時序邏輯電路的設計舉例。這一屆要重點掌握它的分析方法。以及每一個步驟這個東西要多做題自己去明白和體會其中的道理。另外就是要重點明白什么是具有自啟動能力,還有就是狀態化簡的哪一方面,有兩種不同的化簡方法,現在我不太清楚了,但是有一種就是不需要檢查狀態就是做出來就具有自啟動能力,這個一定要重點掌握。因為考試的時候無論怎么樣都不要做這方面的檢查,因為你已經寫上了,再改的話很麻煩,所以一定要掌握那種不需要檢查是否具有自啟動能力的化簡方法。還有就是6.3.2例題中那個JK觸發器的狀態確定要參考書上的,但是好像講義上給出了另外一種化簡方法,要掌握講義上的那個,因為那個就是具有自啟動能力的那種。書上的化簡方法也要掌握,但是做題的時候盡量多的使用講義上的。另外就是原始狀態圖化簡的時候出了書上的那種方法以外還有就是重郵上的那本上也有的另一種方法,有時間的話最好參考看一下,沒時間的話掌握現在課本上的即可,這個要靠做題去體會了。許多問題要自己去明白了。這一節可是重點,要把課本上的題目做了,做多了才能明白。
6.4 異步時序邏輯電路的分析。這個要明白什么是異步時序邏輯電路,另外就是要會分析,這個不要求會設計,這一定要自己看明白,雖說題目考的不多甚至不考,但是有許多情況下會考的到,比如異步二進制計數器的設計什么的,很多的,學會分析即可。
6.5 若干典型的時序邏輯集成電路
(1)寄存器,這個要看看吧,主要看看每個端口的功能是干什么的,看懂功能表即可,但是好像在我記憶中沒有考到這方面的設計內容。
(2)移位寄存器這個要是重點掌握的。首先掌握單項移位寄存器的特點。和基本原理,還
有多功能寄存器的特點,另外就是雙向寄存器的功能表要重點掌握。還有看看環形計數器的特點
(3)計數器,這個算是每年必考的一個東西,首先掌握簡單異步二進制計數器的特點和基本原理。另外就是掌握二進制計數器的狀態表。還有就是74161計數器要重點掌握它們的功能。掌握各個端口放入名稱,這個你們做歷年真題就明白了,這個是每年都要涉及到的東西。所以要重點看看,必須掌握。另外就是計數器的擴展,這個自己要會,并且明白怎么擴展。非二進制計數器不需要掌握,看懂即可,沒時間可以不看。
用集成計數器構成任意進制的計數器這個296頁的要看懂,明白,要明白反饋清零法和反饋置數發的不同之處。6.5.3和6。5.4的例題 要掌握。后面涉及這方面的題目很多要重點掌握。(4)環形計數器和扭環形計數器要明白它們的狀態有多少,這個我在講義上寫了,要重點看看。好像有一年的考題涉及到了。
這算是數電中最重點也是最難的一章了,一般后面的大題都要涉及到設計電路,不是組合就是時序,所以重點的這幾章內容要好好掌握,這個最好要把后面的習題做一遍,自己好好掌握。不然你看一遍不做題是沒有感覺的。看懂不一定代表你會了或者你會做題了。
第七章 存儲器和可編程邏輯器件,這個要看看講義上的東西了,講義上的總結很好,掌握不同可編程邏輯器件的特點,有的或門固定與門可編程,有的相反,有的都可以編。另外就是還要掌握用可編程邏輯器件設計電路,或者實現一個邏輯表達式,這個在組合邏輯電路第五章最后的內同要涉及到,那節自己看看,這一章不算是很重點,但是他會考察一些概念的問題,有些問題我也不明白。比如08年第四題的第四個,04年EPLD和FPGA的特點。這些問題都很難的,這個靠自己去總結。
7.1.1 明白ROM的組成。333頁上面明白什么是數據線和地址線,什么是字長即可,其他的不用看,7.2.4存儲量擴展,這個算是這張比較重點了,因為后面有的答題就是要么擴展字數,要么擴展位數,分值也很大吧。
7.3.2 CPLD的特點看看
7.3.3FPGA的特點也要看看
這章也就是這么多了,另外就是講義上的東西要看看,還有就是那個優酷上的視頻,這章建議有些東西參考老師講可能會更明白吧,第八章就是脈沖波形的變化與產生
說實話這章以前我看了看只是考了一些概念性的問題,比如單穩態觸發器有幾個狀態,單穩態觸發器的分類等等吧,不過10年的考題中有一道是設計一個脈沖波,好像應該用到這個章的內容,這章在大綱上沒有要求但是為什么會考到我也不清楚,不過當時我們考重郵的那些同學他們是把這一張作為重點,我的建議是大家還是看看吧,我也說不清楚該怎么辦。畢竟我已經考上了,我感覺即使看也要有重點的看看電路設計的哪一方面吧,關于什么參數計算的應該考不到,而且我的建議是參考一下別人的數電的教材吧,畢竟我考試的時候還沒有看到關于555定時器的應用。
第九章 數模模數轉換
9.1DA轉換這個看看講義把,對比課本看。因為不同的轉換方式可能叫法不同,這一章占得分值不多,可能會考一些概念的問題,大家可以參考每年的真意出題的重點復習。
DA轉換器的分類另外就是轉換器的一些參數的比如電流或者電壓的計算方法大家要掌握。還有就是他們的優缺點。也要掌握。
轉換器的技術指標就是分辨率的計算應該算是考的,要掌握,課本上和講義上的計算好像不一樣要參考講義上和他說的那本參考書上的內容。
9.2 AD轉換器的一般過程掌握名字即可。量化的方法課本上和講義上不太一樣。還是要把課本上先掌握在理解將以上的東西,10年好像沒有涉及到大題是關于這章的。量化的方法要掌握。并行轉換的優缺點要掌握,另外就是用的幾個比較器,448頁我用紅筆寫了,要仔細看看。并且要掌握并行轉換的優缺點。449頁上面我用紅筆畫了
逐次比較型的要掌握怎么比較的,這個好像后面有題,并且寫出轉換后的編碼,這個要看懂。理解掌握。
雙積分的我把各個參數的計算方法看了看,并理解掌握了。不過好像考的題目不會過多涉及到,而且也比較難理解,我的建議是打擊有時間的話看看,沒有的話就了解幾個參數的計算方法死記下來也可以,雖說沒有考過,但是不一定以后不考。
AD轉換的精度也要會計算。
這一章考點不算多,但是唯一比較難的是就是可能以前學的簡單,學起來還有點費勁。數字電路的重點不算是很多而且學起來相對信號容易,因為信號需要計算和理解記憶的東西太多了,我給大家的建議就是要在不同時候參考不同的參考書,還有要和別的學校考數字電路的人多商量題目,這樣對提高你的水平大有幫助,還有就是要多和考同一學校的資料要分享并且相互商量一些問題,這對提高你們自身競爭力有很大幫助。