第一篇:專業(yè)面試將會遇到試題大全
電子信息工程、通信工程、電氣類等專業(yè)面試將會遇到試題大全
模擬電路
1、基爾霍夫定理的內容是什么?(仕蘭微電子)
基爾霍夫電流定律是一個電荷守恒定律,即在一個電路中流入一個節(jié)點的電荷與流出同一個節(jié)點的電荷相等.基爾霍夫電壓定律是一個能量守恒定律,即在一個回路中回路電壓之和為零.2、平板電容公式(C=εS/4πkd)。(未知)
3、最基本的如三極管曲線特性。(未知)
4、描述反饋電路的概念,列舉他們的應用。(仕蘭微電子)
5、負反饋種類(電壓并聯反饋,電流串聯反饋,電壓串聯反饋和電流并聯反饋);負反饋的優(yōu)點(降低放大器的增益靈敏度,改變輸入電阻和輸出電阻,改善放大器的線性和非線性失真,有效地擴展放大器的通頻帶,自動調節(jié)作用)(未知)
6、放大電路的頻率補償的目的是什么,有哪些方法?(仕蘭微電子)
7、頻率響應,如:怎么才算是穩(wěn)定的,如何改變頻響曲線的幾個方法。(未知)
8、給出一個查分運放,如何相位補償,并畫補償后的波特圖。(凹凸)
9、基本放大電路種類(電壓放大器,電流放大器,互導放大器和互阻放大器),優(yōu)缺 點,特別是廣泛采用差分結構的原因。(未知)
10、給出一差分電路,告訴其輸出電壓Y+和Y-,求共模分量和差模分量。(未知)
11、畫差放的兩個輸入管。(凹凸)
12、畫出由運放構成加法、減法、微分、積分運算的電路原理圖。并畫出一個晶體管級的運放電路。(仕蘭微電子)
13、用運算放大器組成一個10倍的放大器。(未知)
14、給出一個簡單電路,讓你分析輸出電壓的特性(就是個積分電路),并求輸出端某點的 rise/fall時間。(Infineon筆試試題)
15、電阻R和電容C串聯,輸入電壓為R和C之間的電壓,輸出電壓分別為C上電壓和R上電壓,要求制這兩種電路輸入電壓的頻譜,判斷這兩種電路何為高通濾波器,何為低通濾波器。當RC<< period-setup ? hold
16、時鐘周期為T,觸發(fā)器D1的建立時間最大為T1max,最小為T1min。組合邏輯電路最大延遲為T2max,最小為T2min。問,觸發(fā)器D2的建立時間T3和保持時間應滿足什么條件.(華為)
17、給出某個一般時序電路的圖,有Tsetup,Tdelay,Tck->q,還有 clock的delay,寫出決定最大時鐘的因素,同時給出表達式。(威盛VIA 2003.11.06 上海筆試試題)
18、說說靜態(tài)、動態(tài)時序模擬的優(yōu)缺點。(威盛VIA 2003.11.06 上海筆試試題)
19、一個四級的Mux,其中第二級信號為關鍵信號 如何改善timing。(威盛VIA2003.11.06 上海筆試試題)
20、給出一個門級的圖,又給了各個門的傳輸延時,問關鍵路徑是什么,還問給出輸入,使得輸出依賴于關鍵路徑。(未知)
21、邏輯方面數字電路的卡諾圖化簡,時序(同步異步差異),觸發(fā)器有幾種(區(qū)別,優(yōu)點),全加器等等。(未知)
22、卡諾圖寫出邏輯表達使。(威盛VIA 2003.11.06 上海筆試試題)
23、化簡F(A,B,C,D)= m(1,3,4,5,10,11,12,13,14,15)的和。(威盛)
24、please show the CMOS inverter schmatic,layout and its cross sectionwith P-
well process.Plot its transfer curve(Vout-Vin)And also explain the operation region of PMOS and NMOS for each segment of the transfer curve?(威盛筆試題c
ircuit design-beijing-03.11.09)
25、To design a CMOS invertor with balance rise and fall time,please define th e ration of channel width of PMOS and NMOS and explain?
26、為什么一個標準的倒相器中P管的寬長比要比N管的寬長比大?(仕蘭微電子)
27、用mos管搭出一個二輸入與非門。(揚智電子筆試)
28、please draw the transistor level schematic of a cmos 2 input AND gate and explain which input has faster response for output rising edge.(less delay time)。(威盛筆試題circuit design-beijing-03.11.09)
29、畫出NOT,NAND,NOR的符號,真值表,還有transistor level的電路。(Infineon筆試)
30、畫出CMOS的圖,畫出tow-to-one mux gate。(威盛VIA 2003.11.06 上海筆試試題)
31、用一個二選一mux和一個inv實現異或。(飛利浦-大唐筆試)
32、畫出Y=A*B+C的cmos電路圖。(科廣試題)
33、用邏輯們和cmos電路實現ab+cd。(飛利浦-大唐筆試)
34、畫出CMOS電路的晶體管級電路圖,實現Y=A*B+C(D+E)。(仕蘭微電子)
35、利用4選1實現F(x,y,z)=xz+yz’。(未知)
36、給一個表達式f=xxxx+xxxx+xxxxx+xxxx用最少數量的與非門實現(實際上就是化簡).37、給出一個簡單的由多個NOT,NAND,NOR組成的原理圖,根據輸入波形畫出各點波形。(Infineon筆試)
38、為了實現邏輯(A XOR B)OR(C AND D),請選用以下邏輯中的一種,并說明為什么?1)INV 2)AND 3)OR 4)NAND 5)NOR 6)XOR 答案:NAND(未知)
39、用與非門等設計全加法器。(華為)
40、給出兩個門電路讓你分析異同。(華為)
41、用簡單電路實現,當A為輸入時,輸出B波形為…(仕蘭微電子)
42、A,B,C,D,E進行投票,多數服從少數,輸出是F(也就是如果A,B,C,D,E中1的個數比0多,那么F輸出為1,否則F為0),用與非門實現,輸入數目沒有限制。(未知)
43、用波形表示D觸發(fā)器的功能。(揚智電子筆試)
44、用傳輸門和倒向器搭一個邊沿觸發(fā)器。(揚智電子筆試)
45、用邏輯們畫出D觸發(fā)器。(威盛VIA 2003.11.06 上海筆試試題)
46、畫出DFF的結構圖,用verilog實現之。(威盛)
47、畫出一種CMOS的D鎖存器的電路圖和版圖。(未知)
48、D觸發(fā)器和D鎖存器的區(qū)別。(新太硬件面試)
49、簡述latch和filp-flop的異同。(未知)
50、LATCH和DFF的概念和區(qū)別。(未知)
51、latch與register的區(qū)別,為什么現在多用register.行為級描述中l(wèi)atch如何產生的.(南山之橋)
52、用D觸發(fā)器做個二分顰的電路.又問什么是狀態(tài)圖。(華為)
53、請畫出用D觸發(fā)器實現2倍分頻的邏輯電路?(漢王筆試)
54、怎樣用D觸發(fā)器、與或非門組成二分頻電路?(東信筆試)
55、How many flip-flop circuits are needed to divide by 16?(Intel)16分頻?
56、用filp-flop和logic-gate設計一個1位加法器,輸入carryin和current-stage,輸出carryout和next-stage.(未知)
57、用D觸發(fā)器做個4進制的計數。(華為)
58、實現N位Johnson Counter,N=5。(南山之橋)
59、用你熟悉的設計方式設計一個可預置初值的7進制循環(huán)計數器,15進制的呢?(仕蘭微電子)
60、數字電路設計當然必問Verilog/VHDL,如設計計數器。(未知)
61、BLOCKING NONBLOCKING 賦值的區(qū)別。(南山之橋)
62、寫異步D觸發(fā)器的verilog module。(揚智電子筆試)
module dff8(clk , reset, d, q);input clk;input reset;input [7:0] d;output [7:0] q;reg [7:0] q;
always @(posedge clk or posedge reset)if(reset)q <= 0;else q <= d;endmodule
63、用D觸發(fā)器實現2倍分頻的Verilog描述?(漢王筆試)
module divide2(clk , clk_o, reset);input clk , reset;output clk_o;wire in;reg out;
always @(posedge clk or posedge reset)if(reset)out <= 0;else out <= in;assign in = ~out;assign clk_o = out;endmodule
64、可編程邏輯器件在現代電子設計中越來越重要,請問:a)你所知道的可編程邏輯器件有哪些? b)試用VHDL或VERILOG、ABLE描述8位D觸發(fā)器邏輯。(漢王筆試)
PAL,PLD,CPLD,FPGA。
module dff8(clk , reset, d, q);input clk;input reset;input d;output q;reg q;
always @(posedge clk or posedge reset)if(reset)q <= 0;else q <= d;endmodule
65、請用HDL描述四位的全加法器、5分頻電路。(仕蘭微電子)
66、用VERILOG或VHDL寫一段代碼,實現10進制計數器。(未知)
67、用VERILOG或VHDL寫一段代碼,實現消除一個glitch。(未知)
68、一個狀態(tài)機的題目用verilog實現(不過這個狀態(tài)機畫的實在比較差,很容易誤解的)
。(威盛VIA 2003.11.06 上海筆試試題)
69、描述一個交通信號燈的設計。(仕蘭微電子)
70、畫狀態(tài)機,接受1,2,5分錢的賣報機,每份報紙5分錢。(揚智電子筆試)
71、設計一個自動售貨機系統,賣soda水的,只能投進三種硬幣,要正確的找回錢數。(1)畫出fsm(有限狀態(tài)機);(2)用verilog編程,語法要符合fpga設計的要求。(未知)72、設計一個自動飲料售賣機,飲料10分錢,硬幣有5分和10分兩種,并考慮找零:(1)畫出fsm(有限狀態(tài)機);(2)用verilog編程,語法要符合fpga設計的要求;(3)設計工程中可使用的工具及設計大致過程。(未知)
73、畫出可以檢測10010串的狀態(tài)圖,并verilog實現之。(威盛)
74、用FSM實現101101的序列檢測模塊。(南山之橋)
a為輸入端,b為輸出端,如果a連續(xù)輸入為1101則b輸出為1,否則為0。例如a: ***0100110
b: ***0000000
請畫出state machine;請用RTL描述其state machine。(未知)
75、用verilog/vddl檢測stream中的特定字符串(分狀態(tài)用狀態(tài)機寫)。(飛利浦-大唐筆試)
76、用verilog/vhdl寫一個fifo控制器(包括空,滿,半滿信號)。(飛利浦-大唐筆試)
77、現有一用戶需要一種集成電路產品,要求該產品能夠實現如下功能:y=lnx,其中,x 為4位二進制整數輸入信號。y為二進制小數輸出,要求保留兩位小數。電源電壓為3~5v假
設公司接到該項目后,交由你來負責該產品的設計,試討論該產品的設計全程。(仕蘭微電子)
78、sram,falsh memory,及dram的區(qū)別?(新太硬件面試)
79、給出單管DRAM的原理圖(西電版《數字電子技術基礎》作者楊頌華、馮毛官205頁圖9-14b),問你有什么辦法提高refresh time,總共有5個問題,記不起來了。(降低溫度,增大電容存儲容量)(Infineon筆試)
80、Please draw schematic of a common SRAM cell with 6 transistors,point out which nodes can store data and which node is word line control?(威盛筆試題circuit design-beijing-03.11.09)
81、名詞:sram,ssram,sdram 名詞IRQ,BIOS,USB,VHDL,SDR IRQ: Interrupt ReQuest
BIOS: Basic input Output System USB: Universal Serial Bus
VHDL: VHIC Hardware Description Language SDR: Single Data Rate 壓控振蕩器的英文縮寫(VCO)。
動態(tài)隨機存儲器的英文縮寫(DRAM)。名詞解釋,無聊的外文縮寫罷了,比如PCI、ECC、DDR、interrupt、pipeline IRQ,BIOS, USB,VHDL,VLSI VCO(壓控振蕩器)RAM(動態(tài)隨機存儲器),FIR IIR DFT(離散傅立葉變換)或者是中文的,比如:a.量化誤差 b.直方圖 c.白平衡
____________________________________________________________ IC設計基礎(流程、工藝、版圖、器件)
1、我們公司的產品是集成電路,請描述一下你對集成電路的認識,列舉一些與集成電路相關的內容(如講清楚模擬、數字、雙極型、CMOS、MCU、RISC、CISC、DSP、ASIC、FPGA等的概念)。(仕蘭微面試題目)
2、FPGA和ASIC的概念,他們的區(qū)別。(未知)
答案:FPGA是可編程ASIC。
ASIC:專用集成電路,它是面向專門用途的電路,專門為一個用戶設計和制造的。根據一個用戶的特定要求,能以低研制成本,短、交貨周期供貨的全定制,半定制集成電路。與門
陣列等其它ASIC(Application Specific IC)相比,它們又具有設計開發(fā)周期短、設計制造成本低、開發(fā)工具先進、標準產品無需測試、質量穩(wěn)定以及可實時在線檢驗等優(yōu)點
3、什么叫做OTP片、掩膜片,兩者的區(qū)別何在?(仕蘭微面試題目)
4、你知道的集成電路設計的表達方式有哪幾種?(仕蘭微面試題目)
5、描述你對集成電路設計流程的認識。(仕蘭微面試題目)
6、簡述FPGA等可編程邏輯器件設計流程。(仕蘭微面試題目)
7、IC設計前端到后端的流程和eda工具。(未知)
8、從RTL synthesis到tape out之間的設計flow,并列出其中各步使用的tool.(未知)
9、Asic的design flow。(威盛VIA 2003.11.06 上海筆試試題)
10、寫出asic前期設計的流程和相應的工具。(威盛)
11、集成電路前段設計流程,寫出相關的工具。(揚智電子筆試)
先介紹下IC開發(fā)流程:
1.)代碼輸入(design input)
用vhdl或者是verilog語言來完成器件的功能描述,生成hdl代碼語言輸入工具:SUMMIT VISUALHDL MENTOR RENIOR
圖形輸入: composer(cadence);viewlogic(viewdraw)2.)電路仿真(circuit simulation)
將vhd代碼進行先前邏輯仿真,驗證功能描述是否正確數字電路仿真工具: Verolog: CADENCE Verolig-XL SYNOPSYS VCS MENTOR Modle-sim VHDL : CADENCE NC-vhdl SYNOPSYS VSS MENTOR Modle-sim 模擬電路仿真工具:
***ANTI HSpice pspice,spectre micro microwave: eesoft : hp 3.)邏輯綜合(synthesis tools)
邏輯綜合工具可以將設計思想vhd代碼轉化成對應一定工藝手段的門級電路;將初級仿真中所沒有考慮的門沿(gates delay)反標到生成的門級網表中,返回電路仿真階段進行再
仿真。最終仿真結果生成的網表稱為物理網表。
12、請簡述一下設計后端的整個流程?(仕蘭微面試題目)
13、是否接觸過自動布局布線?請說出一兩種工具軟件。自動布局布線需要哪些基本元素?(仕蘭微面試題目)
14、描述你對集成電路工藝的認識。(仕蘭微面試題目)
15、列舉幾種集成電路典型工藝。工藝上常提到0.25,0.18指的是什么?(仕蘭微面試題目)
16、請描述一下國內的工藝現狀。(仕蘭微面試題目)
17、半導體工藝中,摻雜有哪幾種方式?(仕蘭微面試題目)
18、描述CMOS電路中閂鎖效應產生的過程及最后的結果?(仕蘭微面試題目)
19、解釋latch-up現象和Antenna effect和其預防措施.(未知)
20、什么叫Latchup?(科廣試題)
21、什么叫窄溝效應?(科廣試題)
22、什么是NMOS、PMOS、CMOS?什么是增強型、耗盡型?什么是PNP、NPN?他們有什么差別?(仕蘭微面試題目)
23、硅柵COMS工藝中N阱中做的是P管還是N管,N阱的阱電位的連接有什么要求?(仕蘭微面試題目)
24、畫出CMOS晶體管的CROSS-OVER圖(應該是縱剖面圖),給出所有可能的傳輸特性和轉移特性。(Infineon筆試試題)
25、以interver為例,寫出N阱CMOS的process流程,并畫出剖面圖。(科廣試題)
26、Please explain how we describe the resistance in semiconductor.Compare th
e resistance of a metal,poly and diffusion in tranditional CMOS process.(威盛
筆試題circuit design-beijing-03.11.09)
27、說明mos一半工作在什么區(qū)。(凹凸的題目和面試)
28、畫p-bulk 的nmos截面圖。(凹凸的題目和面試)
29、寫schematic note(?),越多越好。(凹凸的題目和面試)
30、寄生效應在ic設計中怎樣加以克服和利用。(未知)
31、太底層的MOS管物理特性感覺一般不大會作為筆試面試題,因為全是微電子物理,公式推導太羅索,除非面試出題的是個老學究。IC設計的話需要熟悉的軟件: Cadence,Synops ys, Avant,UNIX當然也要大概會操作。
32、unix 命令cp-r, rm,uname。(揚智電子筆試)
____________________________________________________________ 單片機、MCU、計算機原理
1、簡單描述一個單片機系統的主要組成模塊,并說明各模塊之間的數據流流向和控制流流向。簡述單片機應用系統的設計原則。(仕蘭微面試題目)
2、畫出8031與2716(2K*8ROM)的連線圖,要求采用三-八譯碼器,8031的P2.5,P2.4和P2.3參加譯碼,基本地址范圍為3000H-3FFFH。該2716有沒有重疊地址?根據是什么?若有,則寫出每片2716的重疊地址范圍。(仕蘭微面試題目)
3、用8051設計一個帶一個8*16鍵盤加驅動八個數碼管(共陽)的原理圖。(仕蘭微面試題目)
4、PCI總線的含義是什么?PCI總線的主要特點是什么?(仕蘭微面試題目)
5、中斷的概念?簡述中斷的過程。(仕蘭微面試題目)
6、如單片機中斷幾個/類型,編中斷程序注意什么問題;(未知)
7、要用一個開環(huán)脈沖調速系統來控制直流電動機的轉速,程序由8051完成。簡單原理如下:由P3.4輸出脈沖的占空比來控制轉速,占空比越大,轉速越快;而占空比由K7-K0八個開關來設置,直接與P1口相連(開關撥到下方時為“0”,撥到上方時為“1”,組成一個八位二進制數N),要求占空比為N/256。(仕蘭微面試題目)
下面程序用計數法來實現這一功能,請將空余部分添完整。
MOV P1,#0FFH
LOOP1 :MOV R4,#0FFH--------
MOV R3,#00H LOOP2 :MOV A,P1--------SUBB A,R3 JNZ SKP1--------
SKP1:MOV C,70H MOV P3.4,C
ACALL DELAY :此延時子程序略
----------------AJMP LOOP1
8、單片機上電后沒有運轉,首先要檢查什么?(東信筆試題)
9、What is PC Chipset?(揚智電子筆試)
芯片組(Chipset)是主板的核心組成部分,按照在主板上的排列位置的不同,通常分為北橋芯片和南橋芯片。北橋芯片提供對CPU的類型和主頻、內存的類型和最大容量ISA/PCI/A GP插槽、ECC糾錯等支持。南橋芯片則提供對KBC(鍵盤控制器)、RTC(實時時鐘控制器)、USB(通用串行總線)、Ultra DMA/33(66)EIDE數據傳輸方式和ACPI(高級能
源管理)等的支持。其中北橋芯片起著主導性的作用,也稱為主橋(Host Bridge)。
除了最通用的南北橋結構外,目前芯片組正向更高級的加速集線架構發(fā)展,Intel的8xx系列芯片組就是這類芯片組的代表,它將一些子系統如IDE接口、音效、MODEM和USB直接
接入主芯片,能夠提供比PCI總線寬一倍的帶寬,達到了266MB/s。
10、如果簡歷上還說做過cpu之類,就會問到諸如cpu如何工作,流水線之類的問題。(未知)
11、計算機的基本組成部分及其各自的作用。(東信筆試題)
12、請畫出微機接口電路中,典型的輸入設備與微機接口邏輯示意圖(數據接口、控制接口、所存器/緩沖器)。(漢王筆試)
13、cache的主要部分什么的。(威盛VIA 2003.11.06 上海筆試試題)
14、同步異步傳輸的差異(未知)
15、串行通信與同步通信異同,特點,比較。(華為面試題)
16、RS232c高電平脈沖對應的TTL邏輯是?(負邏輯?)(華為面試題)
____________________________________________________________ 信號與系統
1、的話音頻率一般為300~3400HZ,若對其采樣且使信號不失真,其最小的采樣頻率應為多大?若采用8KHZ的采樣頻率,并采用8bit的PCM編碼,則存儲一秒鐘的信號數據量有多大?(仕蘭微面試題目)
2、什么耐奎斯特定律,怎么由模擬信號轉為數字信號。(華為面試題)
3、如果模擬信號的帶寬為 5khz,要用8K的采樣率,怎么辦?lucent)兩路?
4、信號與系統:在時域與頻域關系。(華為面試題)
5、給出時域信號,求其直流分量。(未知)
6、給出一時域信號,要求(1)寫出頻率分量,(2)寫出其傅立葉變換級數;(3)當波形經過低通濾波器濾掉高次諧波而只保留一次諧波時,畫出濾波后的輸出波形。(未知)
7、sketch 連續(xù)正弦信號和連續(xù)矩形波(都有圖)的傅立葉變換。(Infineon筆試試題)
8、拉氏變換和傅立葉變換的表達式及聯系。(新太硬件面題)
____________________________________________________________ DSP、嵌入式、軟件等
1、請用方框圖描述一個你熟悉的實用數字信號處理系統,并做簡要的分析;如果沒有,也可以自己設計一個簡單的數字信號處理系統,并描述其功能及用途。(仕蘭微面試題目)
2、數字濾波器的分類和結構特點。(仕蘭微面試題目)
3、IIR,FIR濾波器的異同。(新太硬件面題)
4、拉氏變換與Z變換公式等類似東西,隨便翻翻書把如.h(n)=-a*h(n-1)+b*δ(n)a.求h(n)的z變換;b.問該系統是否為穩(wěn)定系統;c.寫出FIR數字濾波器的差分方程;(未知)
5、DSP和通用處理器在結構上有什么不同,請簡要畫出你熟悉的一種DSP結構圖。(信威dsp軟件面試題)
6、說說定點DSP和浮點DSP的定義(或者說出他們的區(qū)別)(信威dsp軟件面試題)
7、說說你對循環(huán)尋址和位反序尋址的理解.(信威dsp軟件面試題)
8、請寫出【-8,7】的二進制補碼,和二進制偏置碼。用Q15表示出0.5和-0.5.(信威dsp軟件面試題)
9、DSP的結構(哈佛結構);(未知)
10、嵌入式處理器類型(如ARM),操作系統種類(Vxworks,ucos,winCE,linux),操作系統
方面偏CS方向了,在CS篇里面講了;(未知)
11、有一個LDO芯片將用于對手機供電,需要你對他進行評估,你將如何設計你的測試項目?
12、某程序在一個嵌入式系統(200M CPU,50M SDRAM)中已經最優(yōu)化了,換到零一個系統
(300M CPU,50M SDRAM)中是否還需要優(yōu)化?(Intel)
13、請簡要描述HUFFMAN編碼的基本原理及其基本的實現方法。(仕蘭微面試題目)
14、說出OSI七層網絡協議中的四層(任意四層)。(仕蘭微面試題目)
15、A)(仕蘭微面試題目)
#i nclude void testf(int*p){ *p+=1;} main(){
int *n,m[2];n=m;m[0]=1;m[1]=8;testf(n);
printf(“Data v alue is %d ”,*n);}
------------------------------B)#i nclude void testf(int**p){ *p+=1;} main(){int *n,m[2];n=m;m[0]=1;m[1]=8;testf(&n);
printf(Data v alue is %d“,*n);}
下面的結果是程序A還是程序B的?
Data v alue is 8
那么另一段程序的結果是什么?
16、那種排序方法最快?(華為面試題)
17、寫出兩個排序算法,問哪個好?(威盛)
18、編一個簡單的求n!的程序。(Infineon筆試試題)
19、用一種編程語言寫n!的算法。(威盛VIA 2003.11.06 上海筆試試題)
20、用C語言寫一個遞歸算法求N!;(華為面試題)
21、給一個C的函數,關于字符串和數組,找出錯誤;(華為面試題)
22、防火墻是怎么實現的?(華為面試題)
23、你對哪方面編程熟悉?(華為面試題)
24、冒泡排序的原理。(新太硬件面題)
25、操作系統的功能。(新太硬件面題)
26、學過的計算機語言及開發(fā)的系統。(新太硬件面題)
27、一個農夫發(fā)現圍成正方形的圍欄比長方形的節(jié)省4個木樁但是面積一樣.羊的數目和正方形圍欄的樁子的個數一樣但是小于36,問有多少羊?(威盛)
28、C語言實現統計某個cell在某.v文件調用的次數(這個題目真bt)(威盛VIA2003.11.06 上海筆試試題)
29、用C語言寫一段控制手機中馬達振子的驅動程序。(威勝)30、用perl或TCL/Tk實現一段字符串識別和比較的程序。(未知)
31、給出一個堆棧的結構,求中斷后顯示結果,主要是考堆棧壓入返回地址存放在低端地址還是高端。(未知)
32、一些DOS命令,如顯示文件,拷貝,刪除。(未知)
33、設計一個類,使得該類任何形式的派生類無論怎么定義和實現,都無法產生任何對象
實例。(IBM)
34、What is pre-emption?(Intel)
35、What is the state of a process if a resource is not available?(Intel)
36、三個 float a,b,c;問值(a+b)+c==(b+a)+c,(a+b)+c==(a+c)+b。(Intel)
37、把一個鏈表反向填空。(lucent)
38、x^4+a*x^3+x^2+c*x+d 最少需要做幾次乘法?(Dephi)
____________________________________________________________ 主觀題
1、你認為你從事研發(fā)工作有哪些特點?(仕蘭微面試題目)
2、說出你的最大弱點及改進方法。(威盛VIA 2003.11.06 上海筆試試題)
3、說出你的理想。說出你想達到的目標。題目是英文出的,要用英文回答。(威盛VIA 2003.11.06 上海筆試試題)
4、我們將研發(fā)人員分為若干研究方向,對協議和算法理解(主要應用在網絡通信、圖象語音壓縮方面)、電子系統方案的研究、用MCU、DSP編程實現電路功能、用ASIC設計技術設計電路(包括MCU、DSP本身)、電路功能模塊設計(包括模擬電路和數字電路)、集成電路后端設計(主要是指綜合及自動布局布線技術)、集成電路設計與工藝接口的研究.你希望從事哪方面的研究?(可以選擇多個方向。另外,已經從事過相關研發(fā)的人員可以詳細描述你的研發(fā)經歷)。(仕蘭微面試題目)
5、請談談對一個系統設計的總體思路。針對這個思路,你覺得應該具備哪些方面的知識?(仕蘭微面試題目)
6、設想你將設計完成一個電子電路方案。請簡述用EDA軟件(如PROTEL)進行設計(包括原理圖和PCB圖)到調試出樣機的整個過程。在各環(huán)節(jié)應注意哪些問題?電源的穩(wěn)定,電
容的選取,以及布局的大小。(漢王筆試)共同的注意點
各大公司電子類招聘題目精選 1.一般情況下,面試官主要根據你的簡歷提問,所以一定要對自己負責,把簡歷上的東西搞明白;
2.個別招聘針對性特別強,就招目前他們確的方向的人,這種情況下,就要投其所好,盡量介紹其所關心的東西。
3.其實技術面試并不難,但是由于很多東西都忘掉了,才覺得有些難。所以最好在面試前把該看的書看看。
4.雖然說技術面試是實力的較量與體現,但是不可否認,由于不用面試官/公司所專領域及愛好不同,也有面試也有很大的偶然性,需要冷靜對待。不能因為被拒,就否認自己或責罵公司。
5.面試時要take it easy,對越是自己鐘情的公司越要這樣。
描述反饋電路的概念,列舉他們的應用。
反饋,就是在電子系統中,把輸出回路中的電量輸入到輸入回路中去。
反饋的類型有:電壓串聯負反饋、電流串聯負反饋、電壓并聯負反饋、電流并聯負反饋。負反饋的優(yōu)點:降低放大器的增益靈敏度,改變輸入電阻和輸出電阻,改善放大器的線性和非線性失真,有效地擴展放大器的通頻帶,自動調節(jié)作用。電壓負反饋的特點:電路的輸出電壓趨向于維持恒定。電流負反饋的特點:電路的輸出電流趨向于維持恒定。
3、有源濾波器和無源濾波器的區(qū)別
無源濾波器:這種電路主要有無源元件R、L和C組成
有源濾波器:集成運放和R、C組成,具有不用電感、體積小、重量輕等優(yōu)點。
集成運放的開環(huán)電壓增益和輸入阻抗均很高,輸出電阻小,構成有源濾波電路后還具有一定的電壓放大和緩沖作用。但集成運放帶寬有限,所以目前的有源濾波電路的工作頻率難以做得很高。數字電路
1、同步電路和異步電路的區(qū)別是什么?
同步電路:存儲電路中所有觸發(fā)器的時鐘輸入端都接同一個時鐘脈沖源,因而所有觸發(fā)器的狀態(tài)的變化都與所加的時鐘脈沖信號同步。
異步電路:電路沒有統一的時鐘,有些觸發(fā)器的時鐘輸入端與時鐘脈沖源相連,這有這些觸發(fā)器的狀態(tài)變化與時鐘脈沖同步,而其他的觸發(fā)器的狀態(tài)變化不與時鐘脈沖同步。
2、什么是”線與"邏輯,要實現它,在硬件特性上有什么具體要求? 將兩個門電路的輸出端并聯以實現與邏輯的功能成為線與。在硬件上,要用OC門來實現,同時在輸出端口加一個上拉電阻。由于不用OC門可能使灌電流過大,而燒壞邏輯門。
3、解釋setup和hold time violation,畫圖說明,并說明解決辦法。(威盛VIA2003.11.06上海筆試試題)
Setup/hold time是測試芯片對輸入信號和時鐘信號之間的時間要求。建立時間是指觸發(fā)器的時鐘信號上升沿到來以前,數據穩(wěn)定不變的時間。輸入信號應提前時鐘上升沿(如上升沿有效)T時間到達芯片,這個T就是建立時間-Setup time.如不滿足setup time,這個數據就不能被這一時鐘打入觸發(fā)器,只有在下一個時鐘上升沿,數據才能被打入觸發(fā)器。保持時間是指觸發(fā)器的時鐘信號上升沿到來以后,數據穩(wěn)定不變的時間。如果hold time不夠,數據同樣不能被打入觸發(fā)器。
建立時間(Setup Time)和保持時間(Hold time)。建立時間是指在時鐘邊沿前,數據信號需要保持不變的時間。保持時間是指時鐘跳變邊沿后數據信號需要保持不變的時間。如果數據信號在時鐘沿觸發(fā)前后持續(xù)的時間均超過建立和保持時間,那么超過量就分別被稱為建立時間裕量和保持時間裕量。
4、什么是競爭與冒險現象?怎樣判斷?如何消除?(漢王筆試)
在組合邏輯中,由于門的輸入信號通路中經過了不同的延時,導致到達該門的時間不一致叫競爭。
產生毛刺叫冒險。如果布爾式中有相反的信號則可能產生競爭和冒險現象。解決方法:一是添加布爾式的消去項,二是在芯片外部加電容。
5、名詞:SRAM、SSRAM、SDRAM SRAM:靜態(tài)RAM DRAM:動態(tài)RAM
SSRAM:Synchronous Static Random Access Memory同步靜態(tài)隨機訪問存儲器。它的一種類型的SRAM。SSRAM的所有訪問都在時鐘的上升/下降沿啟動。地址、數據輸入和其它控制信號均于時鐘信號相關。這一點與異步SRAM不同,異步SRAM的訪問獨立于時鐘,數據輸入和輸出都由地址的變化控制。SDRAM:Synchronous DRAM同步動態(tài)隨機存儲器
6、FPGA和ASIC的概念,他們的區(qū)別。(未知)答案:FPGA是可編程ASIC。
ASIC:專用集成電路,它是面向專門用途的電路,專門為一個用戶設計和制造的。根據一個用戶的特定要求,能以低研制成本,短、交貨周期供貨的全定制,半定制集成電路。與 門陣列等其它ASIC(Application Specific IC)相比,它們又具有設計開發(fā)周期短、設計制造成本低、開發(fā)工具先進、標準產品無需測試、質量穩(wěn)定以及可實時在線檢驗等優(yōu)點。
7、什么叫做OTP片、掩膜片,兩者的區(qū)別何在? OTP means one time program,一次性編程 MTP means multi time program,多次性編程 OTP(One Time Program)是MCU的一種存儲器類型
MCU按其存儲器類型可分為MASK(掩模)ROM、OTP(一次性可編程)ROM、FLASHROM等類型。
MASKROM的MCU價格便宜,但程序在出廠時已經固化,適合程序固定不變的應用場合; FALSHROM的MCU程序可以反復擦寫,靈活性很強,但價格較高,適合對價格不敏感的應用場合或做開發(fā)用途;
OTP ROM的MCU價格介于前兩者之間,同時又擁有一次性可編程能力,適合既要求一定靈活性,又要求低成本的應用場合,尤其是功能不斷翻新、需要迅速量產的電子產品。
8、單片機上電后沒有運轉,首先要檢查什么?
首先應該確認電源電壓是否正常。用電壓表測量接地引腳跟電源引腳之間的電壓,看是否是電源電壓,例如常用的5V。
接下來就是檢查復位引腳電壓是否正常。分別測量按下復位按鈕和放開復位按鈕的電壓值,看是否正確。
然后再檢查晶振是否起振了,一般用示波器來看晶振引腳的波形,注意應該使用示波器探頭的“X10”檔。另一個辦法是測量復位狀態(tài)下的IO口電平,按住復位鍵不放,然后測量IO口(沒接外部上拉的P0口除外)的電壓,看是否是高電平,如果不是高電平,則多半是因為晶振沒有起振。
另外還要注意的地方是,如果使用片內ROM的話(大部分情況下如此,現在已經很少有用外部擴ROM的了),一定要將EA引腳拉高,否則會出現程序亂跑的情況。有時用仿真器可以,而燒入片子不行,往往是因為EA引腳沒拉高的緣故(當然,晶振沒起振也是原因只一)。經過上面幾點的檢查,一般即可排除故障了。如果系統不穩(wěn)定的話,有時是因為電源濾波不好導致的。在單片機的電源引腳跟地引腳之間接上一個0.1uF的電容會有所改善。如果電源沒有濾波電容的話,則需要再接一個更大濾波電容,例如220uF的。遇到系統不穩(wěn)定時,就可以并上電容試試(越靠近芯片越好)。
第二篇:面試遇到的問題
網絡基礎簡答題
1.SNMP協議與IP協議分別是工作在TCP/IP協議的第幾層
應用層、網絡層
2.IPV4地址 IP協議分別TCP分為幾類? 各是什么用途?
網絡層和傳輸層
3.tcp面向連接,保證傳輸數據的順序及正確性,但傳輸速度慢,占用系統資源比較大 IPV4地址 IP~~~~
4.TCP/IP協議的第幾層?
傳輸層
Unix簡答題
1.執(zhí)行命令,所有者同用戶組名 設置所有權限
例如:touchtest.log
Chmod777test.log
2.unix 與seep
面試題:
1.在Linux 系統里面如何連接到MYSQL去·
mysql –u用戶 –p密碼 –hIP
2.用命令復制到某個文件夾CP
3.你們用什么測試用例
4.QTP
找到缺陷之后怎么處理?
開發(fā)認為你找到的不是缺陷
第三篇:] 物流專業(yè)的學生面試可能遇到的提問和注意事項
.為什么想要這份工作?
答:這份工作可以讓我有好的環(huán)境,合作伙伴的團隊。(根據就業(yè)-職業(yè)-創(chuàng)業(yè)來回答)
2.自我介紹(5分鐘)
答:1.我能在較強的壓力環(huán)境下工作2.我有過硬的專業(yè)知識 3.我有較強的人際溝通能力。舉例
3.你們的專業(yè)都學了些什么?
答:(首先要了解該公司要什么電子商務人才,再對口入座的闡述)
4.你還有什么問題要問我?
答1.今天的面試我有沒有希望
2.針對該公司的待遇等提問,如:請問貴公司的嶄新制度與其他公司有何不同呢?我所要的嶄金與我為公司所做的貢獻成正比。
3.如果該公司委婉拒絕你,還沒說應試借宿,你還可以問你們公司還有沒有適合我的工作,結束時,眼睛放精,在簡歷上做了記號就有希望。結束語:希望我下次還能見到您。
5.你在哪些方面有特長、愛好?
答:1.文學-文筆 2.體育 3.音樂-唱歌、跳舞、古針
6.談談你的有點和缺點?
答:我的缺點:就是我在工作時,總是忘記吃飯。
7.你善于與人相處嗎?
答:換在不同的工作環(huán)境,我會換不同的溝通方式
8.喜歡工作的哪一點?
答:交通便利,工作性質符合自己的興趣
9.你的優(yōu)點缺點如何?
答:缺點:對于應屆畢業(yè)生來說,沒工作經驗
優(yōu)點:正因為如此,我還很年輕,我會更加努力學習。
10.你對工作的期望和目標何在?
答:(一個業(yè)務員的回答)我的目標成為一個超級業(yè)務員,將公司的產品推銷出去,達到最好的業(yè)績成效,為了達到這個目標,我一定會努力學習,而我相信我的認真負責的態(tài)度,一定會達到這個目標。
11.選著這份工作的原因為何?
答:符合自己的興趣。
12.你是要長期還是短期工作?
答:當然我要的是一份長期的工作,但是請問是要招的長期的,還是短期的呢?
面試中該注意的幾點?
一.1.不能嚼口香糖2.考官沒叫你坐下,不能坐下 3.千萬不能遲到 4.不能出現搖頭 5.去別人辦公室,不能亂動東西
二.1.語調:同樣的句子,在不同的語調處理,可以表達不同的感情,收倒不同的效果
2.語速:要內容的重要性、難易度,以及對方的注意力等情況,適時地調節(jié)語速和節(jié)奏
三.一群面試官,面試你一個人的時候。
要快速記住考官的姓氏和職務;誰向你提問,目光就要朝向誰,語速適中。
四.專業(yè)術語的欠缺。
1.我們學的這個知識點不透徹,就我個人觀點而言……
2.我想在以后的學習中盡量完善我的專業(yè)
第四篇:護士面試可能遇到題目
市統考編內題目
1什么是風尚護士(要答道南丁格爾,以病人為本,穿衣,操作)
2領導讓你和另一位護士去做一件事情,因為他的原因沒做好,你想和領導說,但他倒先說了,說因為你的原因,這時候你該怎么做?
簡述護士的專業(yè)素質:
1良好的業(yè)務素質,一定的護理理論和人文科學知識,以及參與護理教育,護理教研的基本知識,勇于鉆研業(yè)務技術,不斷開拓創(chuàng)新的精神。
2較強的實踐能力,敏銳的觀察,分析能力能用程序的工作方法解決病人現存的,潛在的健康問題。
3良好的心理素質,樂觀,開朗,健康的身心,規(guī)范的言語舉止,嚴謹的工作作風,實事求是的精神,高度的責任心,愛心,具有慎獨的精神
一名新參加工作的護士如何做好護理工作?
作為一名新參加工作的護士首先要做的是熟悉醫(yī)院的環(huán)境,自己工作的環(huán)境,工作業(yè)務,學習醫(yī)院的規(guī)章制度,向護士長以及帶教老師和同事請教不懂的不清楚的問題,掌握工作流程,向他們學習好的工作方法和工作經驗。同時還應學習專業(yè)知識和技能,在工作中積極思考,勇于探索,不斷自我糾正和完善,培養(yǎng)慎獨精神。
獨立值班前應掌握的工作內容
掌握本科室所有疾病理論知識,掌握各種急救,搶救儀器的使用方法,搶救藥物的藥理作用。掌握良好的溝通,組織能力,熟記各相關科室電話便于聯系。掌握交接班的流程,內容,工作流程,內容,嚴防不安全因素。工作時及時記錄,遇到緊急突發(fā)情況沉著冷靜,有條不紊,遵循規(guī)章制度,分清主次,必要時及時上報。
具備獨立值班能力前應掌握哪些工作內容?
1具備過硬的專業(yè)技術和豐富的理論知識2良好的應變能力,對待突發(fā)事件應沉著冷靜,清楚應預案以及處理流程,立即應對3良好的人際溝通能力,組織管理能力4良好的心里素質,保持慎獨,自律精神5學會自我總結6保障自我安全的能力,避免職業(yè)倦怠,強健的身體素質
夜班打針打不上病人發(fā)脾氣,怎么辦?
首先自己要冷靜,不能慌張,迅速安撫病人情緒并道歉,希望得到諒解,事后像年資高的護士請教,好好總結經驗,自己要再加強操作訓練
值班時病人暈倒?
1冷靜,迅速,妥善處理2立刻檢查生命體征同時將這情況匯報值班醫(yī)生3情況穩(wěn)定,和值班同事一起做出相應處理,病情危重,應立即請求協助4治療過程中不能擅離職守,更不能安排替班,若病人做檢查需要陪同應向總值班醫(yī)生回報批準后再離開。
如何做一名合格護士?
1合格護士應熟練掌握基本理論,基本知識,基本技能。2具備慎獨精神,有良好的精神狀態(tài)和情緒,遇事沉著冷靜。3能夠和同事友好相處,具有團隊精神,高度敬業(yè)精神,服從領導,一切以病人為中心4具有良好的服務態(tài)度和溝通交流的能力
護士優(yōu)缺點?
優(yōu):自信,樂觀,積極進取,較強為人處事能力,遇事沉著冷靜,處理事情層次分明,耐心細致,有較強的團隊精神,有良好的溝通,傾聽能力,對待工作認真,樂意幫助他人,服從領導
缺:例如社會閱歷淺,臨床經驗不足,不過我相信通過以后的不斷努力,向他人學習請教一定能夠克服缺點,從而完善自己。
疑似傳染病?
首先保持冷靜不可驚慌。然后用委婉的語氣告訴病人需做別的檢查并帶他去另一個房間進行隔離,立即上報,并說明已對該病人進行隔離,口氣委婉的告訴病人可能患有某甲類傳染病要進一步檢查確診,希望能配合工作,進行隔離不要外出。
本來是對的,患者不理解要道歉?
首先我們應該順從患者的意思,我認為這不是忍氣吞聲的表現,我們面對的是病人,他們的安全,健康應該放在首位,等他們情緒穩(wěn)定后我們可以靜下來和他們談談,耐心解答他們的疑問,用我們專業(yè)意見解決我們之間的矛盾,如果最終還是解決不了,這時候我應該向護士長或者其他領導反映情況尋求幫助和解決方法。
第五篇:環(huán)境工程專業(yè)碩士生面試擬定試題
環(huán)境工程專業(yè)碩士招生面試擬定試題
1.環(huán)境工程學科的主要研究內容是什么?
2.電力工業(yè)主要存在哪些環(huán)境問題?
3.防止大氣污染的技術措施有哪些?
4.大氣中的主要氣態(tài)污染物類型有哪些?
5.煙氣脫硫技術主要有哪些方法?
6.影響濕法煙氣脫硫效率的主要因素有哪些? 7.濕式石灰石-石膏法煙氣脫硫系統的工藝流程是什么? 8.煙氣脫硝技術主要有哪些方法?
9.除塵器按作用外力或除塵機理分哪幾類?
10.在工業(yè)電除塵器中為什么都采用陰電暈?
11.影響電除塵器性能的主要因素有哪些?
12.何謂反電暈?防止和減弱反電暈的措施是什么?
13.廢水處理的基本方法有哪些?
14.廢水中主要污染物類型有哪些?
15.何謂水體的富營養(yǎng)化? 16.影響廢水生物處理的基本因素有哪些? 17.在廢水處理工藝中好氧處理與厭氧處理的區(qū)別是什么?
18.城市污水處理的典型工藝流程是什么?
19.固體廢棄物的處理與處置方法主要有哪些?
20.火電廠粉煤灰的綜合利用途徑有哪些?
21.噪聲控制技術有哪些? 22.環(huán)境影響評價按環(huán)境要素分為哪些類型? 23.環(huán)境影響評價的工作程序分哪幾個階段? 24.電磁輻射污染源主要有哪些類型? 25.電磁污染對人體有哪些危害?