第一篇:EDA實訓過程及心得
實訓過程及心得
短暫的三周實訓已經過去了,對于我來說這三周的實訓賦予了我太多實用的東西了,不僅讓我更深層次的對課本的理論知識深入了理解,而且還讓我對分析事物的邏輯思維能力得到了鍛煉,提高了實際動手能力,下面談一下就這三周具體的實訓過程及我自己的一些心得體會。
“實踐永遠是檢驗真理的唯一標準”,只有把理論真正的付諸于具體的實踐過程中才能得到自己所想要的東西。我們這次實訓的主要是EDA課程,EDA全稱:Electronic Design Automation(電子設計自動化),這門課程是本學年新開的課程而且以前也從未接觸過這門課目,所以,初學這門課程難免有些吃力。這幾周實訓是通過EDA(Quartus Ⅱ)軟件上機練習實習程序,Quartus Ⅱ軟件雖然以前上課接觸過幾次,懂得一些基本知識,但具體操作起來還是不怎么熟練,軟件大多的功能還沒弄明白。這次實訓是編譯課本上的“出租車計費程序、交通燈控制“兩個程序,老師對我們給我們提出的要求是:弄明白兩個源程序的內在邏輯關系、對兩個程序進行時序仿真、通過各個板塊畫出最后兩個程序的總邏輯圖還有就是鎖定芯片管腳。由于以前接觸Quartus Ⅱ軟件比較少,所以,有時候就給這次的實訓帶來了一些困難。比如說對實訓程序進行時序仿真觀察波形,如果不設置合理的仿真開始、結束時間和合理的仿真波形周期等等就不會得到想要的輸入輸出信號波形。還有就是在解讀兩個程序時遇到了很多問題,比如說,在出租車計費的進程中的定義的a、b、aa三個變量不知道在程序里具體代表的是什么含義就無法讀懂這三個變量在這個小模塊所組合在一起的在整個大程序中起到的作用,進而也就看不懂整個程序。所以,要想把整個大程序完全的讀懂一定要把各個小的細節(jié)都徹底的要弄明白。其次就是在最后的鎖定芯片管腳的時候不確定是應該鎖定哪些管腳,看課本也找不到自己要的答案,課堂筆記上記得也不全,困擾了我好長時間,最后在老師和同學的幫助下終于鎖定了芯片管腳。這兩個是我在實習中遇到的兩個比較大的問題,其他的還遇到了很多其他的小問題。例如,輸入完整個程序在對程序進行檢驗的時候對出現的一些小錯誤經常會找不到錯誤的所在,進而影響了下一個操作步驟。另外還有幾次在建立工程項目名字和保存程序的名字的時候總是與程序中實體的名字不相符導致程序不能正常使用,與課本的理論知識相背馳。在最后結束完實訓的時候自己總結了一下在實訓中遇到的諸多問題,最終的原因還是課本的理論知識掌握的不扎實使我在實訓的過程中出現了一些本不應該出現的錯誤,給自己帶來了一些障礙和麻煩。至此,本次的實訓也告一段落。
以上是這三周實訓的具體過程和在實訓訓過程中遇到的一些困難,下面是我這三周實訓下來的一些心得體會。
三周的實訓已經過去了,我們在老師提供的實踐平臺上通過自己的實踐學到了很多課本上學不到的寶貴東西,熟悉了對Quartus Ⅱ軟件的一般項目的操作和學到了處理簡單問題的基本方法,更重要的是掌握了VHDL語言的基本設計思路和方法,我想這些會對我今后的學習起到很大的助推作用。此外,還要在今后的課本理論知識學習過程中要一步一個腳印的扎實學習,靈活的掌握和運用專業(yè)理論知識這樣才能在以后出去工作的實踐過程中有所成果。
最后還要感謝學校為我們提供這樣專業(yè)的實踐平臺還有實訓老師在三周實訓以來的不斷指導和同學的熱情幫助。總的來說,這次實訓我收獲很大。
第二篇:EDA實訓心得
實訓心得
短暫的一周實訓已經過去了,對于我來說這一周的實訓賦予了我太多實用的東西了,不僅讓我更深層次的對課本的理論知識深入了理解,而且還讓我對分析事物的邏輯思維能力得到了鍛煉,提高了實際動手能力,下面談一下就這一周實訓中我自己的一些心得體會。
一周的實訓已經過去了,我們在老師提供的實踐平臺上通過自己的實踐學到了很多課本上學不到的寶貴東西,熟悉了對Quartus Ⅱ軟件的一般項目的操作和學到了處理簡單問題的基本方法,更重要的是掌握了VHDL語言的基本設計思路和方法,我想這些會對我今后的學習起到很大的助推作用。此外,還要在今后的課本理論知識學習過程中要一步一個腳印的扎實學習,靈活的掌握和運用專業(yè)理論知識這樣才能在以后出去工作的實踐過程中有所成果。
最后還要感謝學校為我們提供這樣專業(yè)的實踐平臺還有甕老師在一周實訓以來的不斷指導和同學的熱情幫助。總的來說,這次實訓我收獲很大。
同時,感謝大專兩年來所有的老師,是你們?yōu)槲医饣笫軜I(yè),不僅教授我專業(yè)知識,更教會我做人的道理。
實訓心得
這次EDA實訓讓我感覺收獲頗多,在這一周的實訓中我們不僅鞏固了以前學過的知識,而且還學到了怎樣運用EDA設計三種波形的整個過程和思路,更加強了我們動手能力,同時也提高了我們的思考能力的鍛煉,我們在寫程序的同時還要學會要改程序,根據錯誤的地方去修改程序。
本文基于Verilog HDL的乒乓球游戲機設計,利用Verilog HDL語言編寫程序實現其波形數據功能在分析了CPLD技術的基礎上,利用CPLD開發(fā)工具對電路進行了設計和仿真,從分離器件到系統(tǒng)的分布,每一步都經過嚴格的波形仿真,以確保功能正常。
從整體上看來,實訓課題的內容實現的功能都能實現,但也存在著不足和需要進一步改進的地方,為我今后的學習和工作奠下了堅實的基礎。通過此次的實訓課題,掌握了制作乒乓球游戲機技術的原理及設計要領,學習并掌握了可編程邏輯電路的設計,掌握了軟件、CPLD元件的應用,受益匪淺,非常感謝甕老師這一學期來的指導與教誨,感謝老師在學習上給予的指導,老師平常的工作也很忙,但是在我們學習的過程中,重來沒有耽擱過,我們遇到問題問他,他重來都是很有耐心,不管問的學生有多少,他都細心的為每個學生講解,學生們遇到的不能解決的,他都配合同學極力解決。最后祝愿甕老師身體健康,全家幸福。
實訓心得
通過這次課程設計,我進一步熟悉了Verilog HDL語言的結構,語言規(guī)則和語言類型。對編程軟件的界面及操作有了更好的熟悉。在編程過程中,我們雖然碰到了很多困難和問題,到最后還是靠自己的努力與堅持獨立的完成了任務。當遇到了自己無法解決的困難與問題的時候,要有耐心,要學會一步步的去找問題的根源,才能解決問題,還請教老師給予指導和幫助。這次實訓給我最深的印象就是擴大自己的知識面,知道要培養(yǎng)哪些技能對我們的專業(yè)很重要。通過這次課程設計,培養(yǎng)了我們共同合作的能力。但是此次設計中參考了其他程序段實際思想,顯示出我們在程序設計方面還有不足之處。
在此次實訓的過程中,我了解到了要加強培養(yǎng)動手能力,要明白理論與實踐結合的重要性,只有理論知識也是不夠的,只有把理論知識和實踐相結合,才能真正提高我們的實際動手能力與獨立思考的能力。感謝學院給我們提供這次實訓的機會,感謝甕老師對我們的指導,他是為了教會我們如何運用所學的知識去解決實際的問題,此外,還得出一個結論:知識必須通過應用才能實現其價值!有些東西以為學會了,但真正到用的時候才發(fā)現是兩回事,所以我認為只有到真正會用的時候才是真的學會了。
本次設計過程中得到我們老師的悉心指導。甕老師多次詢問設計進程,并為我們指點迷津,幫助我們理順設計思路,精心點撥。甕老師一絲不茍的作風,嚴謹求實的態(tài)度,踏踏實實的精神,不僅授我以文,并將積極影響我今后的學習和工作。在此誠摯地向甕老師致謝。
第三篇:EDA實訓心得
實訓心得
本學期末我們進行了EDA實訓,我們組做的是四路智能搶答器,不過本次實訓與以往最大的不同是在熟練并掌握Verilog硬件描述語言的基礎上,運用Quartus軟件,對其進行波形以及功能的仿真。我們組搶答器的設計要求是:可容納四組參賽者,每組設置一個搶答按鈕供搶答者使用,電路具有第一搶答信號的鑒別和鎖存功能,系統(tǒng)具有計分、倒計時和倒計時鎖存等電路,輸入信號有:各組的搶答按鈕A、B、C、D,系統(tǒng)清零信號CLR,系統(tǒng)時鐘信號CLK,計分復位端RST,加分按鈕端ADD,計時預置控制端LDN,計時使能端EN,計時預置數據調整按鈕可以用如TA、TB表示;系統(tǒng)的輸出信號有:四個組搶答成功與否的指示燈控制信號輸出口可用如LEDA、LEDB、LEDC、LEDD表示,四個組搶答時的計時數碼顯示控制信號若干,搶答成功組別顯示的控制信號若干,各組計分動態(tài)顯示的控制信號若干。整個系統(tǒng)至少有三個主要模塊:搶答鑒別模塊、搶答計時模塊、搶答計分模塊。
實訓的第一天我們組三個人就開始對搶答器的各部分源程序進行調試,由于剛開始對于quartus2軟件用的不是很熟練,所以在第一天幾乎上沒有啥大的進展,一直都在改程序中的錯誤。在不停的重復的編譯、改錯。拿著EDA修改稿、資料書檢查出錯的地方,一邊又一遍的校對分析其中的錯誤。
在實訓中我們遇到了很多的問題。為了解決這些問題我和他們
兩個都在的想辦法通過各種渠道尋找解決問題的方法。上網查資料、問同學、圖書館查資料、問老師、自己想辦法,其實最有效的方法還是自己去想那樣學到的東西才會更加的深刻記得時間也是最長的,他人的幫助當然是很好的,但只是暫時的要想真正的學到東西還是要靠自己去想辦法。不能一有問題就希望要他人幫忙,一定自己先好好想想實在解決不了的再去問老師找同學。
由于在一開始的時候對quartus2軟件的不熟悉耽誤了很多的時間,在接下來的幾天里遇到了不少的問題。剛開始的時候是源程序中的錯誤一直在那改,好不容易幾個模塊中的錯誤都一個個排除了,但當把他們放到一起時問題就又出現了。于是又開始了檢查修改,可是弄了好長時間也沒有弄明白,最后找了一個在實驗室的同學說是頂層文件有問題。于是晚上又找了些關于頂層文件資料還有課本上的例子。最后對步驟已經有了很熟練的掌握,很快就完成了程序編譯、仿真、下載到最后的調試。
“紙上談來終覺淺,絕知此事要躬行。”在這短暫的兩周實訓中深深的感覺到了自己要學的東西實在是太多了,自己知道的是多么的有限,由于自身專業(yè)知識的欠缺導致了這次實訓不是進行的很順利,通過這次實訓暴露了我們自身的諸多的不足之處,我們會引以為鑒,在以后的生活中更應該努力的學習。
雖然實訓僅僅進行了兩個星期就匆匆的結束了,但在這兩個星期中收獲還是很多的。實訓的目的是要把學過的東西拿出來用這一個星期的實訓中不僅用了而且對于quartus2軟件的使用也更加的得
心應手,這次實訓提高了我們的動手能力、理論聯(lián)系實際的能力、發(fā)現問題分析問題解決問題的能力。實訓只要你認真做了都是對自己能力一次很大的提高。
本次設計過程中得到我們老師的悉心指導。甕老師多次詢問設計進程,并為我們指點迷津,幫助我們理順設計思路,精心點撥,時刻在幫助著我們去提高自己。甕老師一絲不茍的作風,嚴謹求實的態(tài)度,踏踏實實的精神,不僅是我學習的楷模,并將積極影響我今后的學習和工作。在此誠摯地向甕老師致謝。
第四篇:電子電路EDA實訓心得
心得
不到一周的EDA實訓就這樣結束了,雖然時間有些短暫,學習的有些倉促,但是這次實訓我是認真的。我沒有像以往一樣單一的照貓畫虎,沒有等待著參考別人的成果,而是一邊畫電路圖,一邊分析原理,遇到不會的,自己先勇于嘗試,然后與同學交流。雖然有很多地方仍然不是很明白,但是自己至少盡心盡力了。
初次使用Multisim軟件,加之又是英文版的,會很吃力,我們可能找不準元器件,可能因不懂它的屬性而用錯,像這樣的問題不是沒出現過,就在完成實訓第一題目時這些錯誤就出現了。當時因為用錯電阻的屬性,導致仿真出的波形與別人不同,然而這個問題在當時困擾了我和同學很久,一直找不出問題出在哪里,后來還好有老師的指導,才找出問題的所在(我們用的是電流型電阻)。
實訓內容包括了對電路、模擬電子、數字電路的簡單操作,我們通過Multisim軟件畫出電路圖,用虛擬的儀表對電路參數進行測量,用虛擬示波器對電路輸入輸出波形進行觀測,這不僅讓我們熟悉使用該軟件,同時體驗軟件仿真在電路分析中的重要作用,利用該軟件不僅可以準確測量各參量,還可幫助我們測試電路的性能。它確實很方便實用。
雖然有了這種強大軟件的幫助,但是對于我們這些初學者來說,必須學會自己分析電路原理,來判斷測試結果。電路、模電、數電是一年前學的,或許是因時間長,好多知識點被遺忘了,或許是當時就沒將這三門功課學好,對知識點的生疏,導致實訓的進行并不是很順利,有時半天分析不出一個原理圖。
實訓時間很短,該軟件的學習過程還很長,我不希望自己因實訓結束而停止對其的認識和學習。寫到這,我想起前幾天一位留學回國的姐說過的話:“你現在所學的那些專業(yè)軟件,你必須深入了解和學習;就學校進行一到兩禮拜的學習是遠遠不夠的,自己課后必須加強學習”。之前的實訓機會已經被荒廢了,現在的機會自己應該好好珍惜。大學的美好時光所剩不多,如果覺得自己之前沒有盡心盡力,那么接下來的時間自己好好珍惜吧。最后,感謝本次實訓過程中給予我?guī)椭睦蠋熀屯瑢W,謝謝你們。
第五篇:EDA實訓心得體會
EDA實訓心得體會
經過一周的EDA實訓,我也基本掌握了這個軟件的使用方法,也體會到了這款軟件的實用性。如下是小編給大家整理的EDA實訓心得體會,希望對大家有所作用。
EDA實訓心得體會篇【一】
大三時候開始了專業(yè)課的學習,其中EDA就是要學的一門專業(yè)課,課程剛開始的時候,對EDA技術很陌生,也感到很茫然,也非常沒有信心,當接觸到可編程器件的時候,看到大家同樣感到很迷惘。首先,通過對這門課程相關理論的學習,我掌握了EDA的一些基本的的知識,現代電子產品的性能越來越高,復雜度越來越大,更新步伐也越來越快。實現這種進步的主要原因就是微電子技術和電子技術的發(fā)展。前者以微細加工技術為代表,目前已進入超深亞微米階段,可以在幾平方厘米的芯片上集成幾千萬個晶體管;后者的核心就是電子設計自動化EDA技術,由于本門課程是一門硬件學習課程,所以實驗必不可少。通過課程最后實驗,我體會一些VHDL語言相對于其他編程語言的特點。
在接觸VHDL語言之前,我已經學習了C語言,匯編語言,而相對于這些語言的學習,VHDL 具有明顯的特點。這不僅僅是由于VHDL 作為一種硬件描述語言的學習需要了解較多的數字邏輯方面的硬件電路知識,包括目標芯片基本結構方面的知識更重要的是由于VHDL 描述的對象始終是客觀的電路系統(tǒng)。由于電路系統(tǒng)內部的子系統(tǒng)乃至部分元器件的工作狀態(tài)和工作方式可以是相互獨立、互不相關的,也可以是互為因果的。這表明,在任一時刻,電路系統(tǒng)可以有許多相關和不相關的事件同時并行發(fā)生。因此,任何復雜的程序在一個單CPU 的計算機中的運行,永遠是單向和一維的。因而程序設計者也幾乎只需以一維的思維模式就可以編程和工作了。
在學習的過程中,我深深體會到,學習不單單要將理論知識學扎實了,更重要的是實際動手操作能力,學完了課本知識,我并沒有覺得自己有多大的提高,感覺學到的很沒用,我們現在學到的還很少,只是編寫一些簡單的程序。相反的,每次做完實驗之后,都會感覺自己收獲不少,每次都會有問題,因此,我認為在老師今后的教學當中,應當更加注重動手實驗,把理論與實踐很好的結合起來,才能使同學融會貫通。現在感覺到對這門課還只有很少的認識,所以希望很認真的續(xù)下去。
EDA實訓心得體會篇【二】
短暫的一周實訓已經過去了,對于我來說這一周的實訓賦予了我太多實用的東西了,不僅讓我更深層次的對課本的理論知識深入了理解,而且還讓我對分析事物的邏輯思維能力得到了鍛煉,提高了實際動手能力,下面談一下就這一周實訓中我自己的一些心得體會。一周的實訓已經過去了,我們在老師提供的實踐平臺上通過自己的實踐學到了很多課本上學不到的寶貴東西,熟悉了對Quartus Ⅱ軟件的一般項目的操作和學到了處理簡單問題的基本方法,更重要的是掌握了VHDL語言的基本設計思路和方法,我想這些會對我今后的學習起到很大的助推作用。此外,還要在今后的課本理論知識學習過程中要一步一個腳印的扎實學習,靈活的掌握和運用專業(yè)理論知識這樣才能在以后出去工作的實踐過程中有所成果。
最后還要感謝學校為我們提供這樣專業(yè)的實踐平臺還有甕老師在一周實訓以來的不斷指導和同學的熱情幫助。總的來說,這次實訓我收獲很大。
同時,感謝大專兩年來所有的老師,是你們?yōu)槲医饣笫軜I(yè),不僅教授我專業(yè)知識,更教會我做人的道理。
這次EDA實訓讓我感覺收獲頗多,在這一周的實訓中我們不僅鞏固了以前學過的知識,而且還學到了怎樣運用EDA設計三種波形的整個過程和思路,更加強了我們動手能力,同時也提高了我們的思考能力的鍛煉,我們在寫程序的同時還要學會要改程序,根據錯誤的地方去修改程序。
本文基于Verilog HDL的乒乓球游戲機設計,利用Verilog HDL語言編寫程序實現其波形數據功能在分析了CPLD技術的基礎上,利用CPLD開發(fā)工具對電路進行了設計和仿真,從分離器件到系統(tǒng)的分布,每一步都經過嚴格的波形仿真,以確保功能正常。
從整體上看來,實訓課題的內容實現的功能都能實現,但也存在著不足和需要進一步改進的地方,為我今后的學習和工作奠下了堅實的基礎。通過此次的實訓課題,掌握了制作乒乓球游戲機技術的原理及設計要領,學習并掌握了可編程邏輯電路的設計,掌握了軟件、CPLD元件的應用,受益匪淺,非常感謝甕老師這一學期來的指導與教誨,感謝老師在學習上給予的指導,老師平常的工作也很忙,但是在我們學習的過程中,重來沒有耽擱過,我們遇到問題問他,他重來都是很有耐心,不管問的學生有多少,他都細心的為每個學生講解,學生們遇到的不能解決的,他都配合同學極力解決。最后祝愿甕老師身體健康,全家幸福。
通過這次課程設計,我進一步熟悉了Verilog HDL語言的結構,語言規(guī)則和語言類型。對編程軟件的界面及操作有了更好的熟悉。在編程過程中,我們雖然碰到了很多困難和問題,到最后還是靠自己的努力與堅持獨立的完成了任務。當遇到了自己無法解決的困難與問題的時候,要有耐心,要學會一步步的去找問題的根源,才能解決問題,還請教老師給予指導和幫助。這次實訓給我最深的印象就是擴大自己的知識面,知道要培養(yǎng)哪些技能對我們的專業(yè)很重要。通過這次課程設計,培養(yǎng)了我們共同合作的能力。但是此次設計中參考了其他程序段實際思想,顯示出我們在程序設計方面還有不足之處。
在此次實訓的過程中,我了解到了要加強培養(yǎng)動手能力,要明白理論與實踐結合的重要性,只有理論知識也是不夠的,只有把理論知識和實踐相結合,才能真正提高我們的實際動手能力與獨立思考的能力。感謝學院給我們提供這次實訓的機會,感謝甕老師對我們的指導,他是為了教會我們如何運用所學的知識去解決實際的問題,此外,還得出一個結論:知識必須通過應用才能實現其價值!有些東西以為學會了,但真正到用的時候才發(fā)現是兩回事,所以我認為只有到真正會用的時候才是真的學會了。
本次設計過程中得到我們老師的悉心指導。甕老師多次詢問設計進程,并為我們指點迷津,幫助我們理順設計思路,精心點撥。甕老師一絲不茍的作風,嚴謹求實的態(tài)度,踏踏實實的精神,不僅授我以文,并將積極影響我今后的學習和工作。在此誠摯地向甕老師致謝。