久久99精品久久久久久琪琪,久久人人爽人人爽人人片亞洲,熟妇人妻无码中文字幕,亚洲精品无码久久久久久久

數字電子時鐘課程設計報告-2(精選5篇)

時間:2019-05-14 21:01:14下載本文作者:會員上傳
簡介:寫寫幫文庫小編為你整理了多篇相關的《數字電子時鐘課程設計報告-2》,但愿對你工作學習有幫助,當然你在寫寫幫文庫還可以找到更多《數字電子時鐘課程設計報告-2》。

第一篇:數字電子時鐘課程設計報告-2

前言

20世紀末,電子技術獲得了飛速的發展,在其推動下,現代電子產品幾乎滲透了社會的各個領域,有力地推動了社會生產力的發展和社會信息化程度的提高,同時也使現代電子產品性能進一步提高,產品更新換代的節奏也越來越快。時間對人們來說總是那么寶貴,工作的忙碌性和繁雜性容易使人忘記當前的時間。忘記了要做的事情,當事情不是很重要的時候,這種遺忘無傷大雅。但是,一旦重要事情,一時的耽誤可能釀成大禍。例如,許多火災都是由于人們一時忘記了關閉煤氣或是忘記充電時間。尤其在醫院,每次護士都會給病人作皮試,測試病人是否對藥物過敏。注射后,一般等待5分鐘,一旦超時,所作的皮試試驗就會無效。手表當然是一個好的選擇,但是,隨著接受皮試的人數增加,到底是哪個人的皮試到時間卻難以判斷。所以,要制作一個定時系統。隨時提醒這些容易忘記時間的人。

鐘表的數字化給人們生產生活帶來了極大的方便,而且大大地擴展了鐘表原先的報時功能。諸如定時自動報警、按時自動打鈴、時間程序自動控制、定時廣播、定時啟閉電路、定時開關烘箱、通斷動力設備,甚至各種定時電氣的自動啟用等,所有這些,都是以鐘表數字化為基礎的。因此,研究數字鐘及擴大其應用,有著非常現實的意義。

論文的研究內容和結構安排

本系統采用石英晶體振蕩器、分頻器、計數器、顯示器和校時電路組成。由LED數碼管來顯示譯碼器所輸出的信號。采用了74LS系列中小規模集成芯片。使用了RS觸發器的校時電路。總體方案設計由主體電路和擴展電路兩大部分組成。其中主體電路完成數字鐘的基本功能,擴展電路完成數字鐘的擴展功能。論文安排如下:

1、緒論 闡述研究電子鐘所具有的現實意義。

2、設計內容及設計方案 論述電子鐘的具體設計方案及設計要求。

3、單元電路設計、原理及器件選擇 說明電子鐘的設計原理以及器件的選擇,主要從石英晶體振蕩器、分頻器、計數器、顯示器和校時電路五個方面進行說明。

4、繪制整機原理圖 該系統的設計、安裝、調試工作全部完成。

(一)設計內容要求

1、設計一個有“時”、“分”、“秒”(23小時59分59秒)顯示且有校時功能的電子鐘。

2、用中小規模集成電路組成電子鐘,并在實驗箱上進行組裝、調試。

3、畫出框圖和邏輯電路圖。4、功能擴展:(1)鬧鐘系統

(2)整點報時。在59分51秒、53秒、55秒、57秒輸出750Hz音頻信號,在59分59秒時,輸出1000Hz信號,音像持續1秒,在1000Hz音像結束時刻為整點。(3)日歷系統。

(二)設計方案及工作原理

數字電子鐘的邏輯框圖如圖1所示。它由石英晶體振蕩器、分頻器、計數器、譯碼器顯示器和校時電路組成。振蕩器產生穩定的高頻脈沖信號,作為數字鐘的時間基準,然后經過分頻器輸出標準秒脈沖。秒計數器滿60后向分計數器進位,分計數器滿60后向小時計數器進位,小時計數器按照“24翻1”規律計數。計數器的輸出分別經譯碼器送顯示器顯示。計時出現誤差時,可以用校時電路校時、校分。

三、單元電路設計 1.秒脈沖產生電路(1)1KHZ 振蕩器

振蕩器由 555 定時器組成。圖 3‐1 中是 由 555 定時器構成的 1KHZ 的自

激振蕩器 ,其原理是

0.7(2R3+R4+R5)C4=1ms f=1/t=1KHZ。

2、計數器

秒脈沖信號經過6級計數器,分別得到“秒”個位、十位,“分”個位、十位以及“時”個位、十位的計時。“秒”、“分”計數器為60進制,小時為24進制。1、60進制計數器

(1)計數器按觸發方式分類

計數器是一種累計時鐘脈沖數的邏輯部件。計數器不僅用于時鐘脈沖計數,還用于定時、分頻、產生節拍脈沖以及數字運算等。計數器是應用最廣泛的邏輯部件之一。按觸發方式,把計數器分成同步計數器和異步計數器兩種。對于同步計數器,輸入時鐘脈沖時觸發器的翻轉是同時進行的,而異步計數器中的觸發器的翻轉則不是同時。

(2)60進制計數器的工作原理

“秒”計數器電路與“分”計數器電路都是60進制,它由一級10進制計數器和一級6進制計數器連接構成,如圖4所示,采用兩片中規模集成電路74LS90串接起來構成的“

”、分

器。

IC1是十進制計數器,QD1作為十進制的進位信號,74LS90計數器是十進制異步計數器,用反饋歸零方法實現十進制計數,IC2和與非門組成六進制計數。74LS90是在CP信號的下降沿翻轉計數,Q A1和 Q C2相與0101的下降沿,作為“分”(“時”)計數器的輸入信號,通過與非門和非門對下一級計數器送出一個高電平1(在此之前輸出的一直是低電平0)。Q B2 和Q C2計數到0110,產生的高電平1分別送到計數器的清零R0(1),R0(2),74LS90內部的R0(1)和R0(2)與非后清零而使計數器歸零,此時傳給下一級計數器的輸入信號又變為低電平0,從而給下一級計數器提供了一個下降沿,使下一級計數器翻轉計數,在這里IC2完成了六進制計數。由此可見IC1和 IC2串聯實現了六十進制計數。其中:74LS90——可二/五分頻十進制計數器 74LS04——非門 74LS00——二輸入與非門 2、24進制計數器

小時計數電路是由IC5和IC6組成的24進制計數電路,如圖5所示。當“時”個位IC5計數輸入端CP5來到第10個觸發信號時,IC5計數器自動清零,進位端QD5向IC6“時”十位計數器輸出進位信號,當第24個“時”(來自“分”計數器輸出的進位信號)脈沖到達時,IC5計數器的狀態為“0100”,IC6計數器的狀態為“0010”,此時“時”個位計數器的QC5和“時”十位計數器的QB6輸出為“1”。把它們分別送到IC5和IC6計數器的清零端R0(1)和R0(2),通過7490內部的R0(1)和R0(2)與非后清零,從而完成24進制計數。

3.組合的數字時鐘

數字時鐘系統的組成利用上面的六十進制和二十四進制遞增計數器子電路 構成的數字鐘系統

4、校時電路的實現原理 當電子鐘接通電源或者計時發現誤差時,均需要校正時間。校時電路分別實現對時、分的校準,由于4個機械開關具有震顫現象,因此用RS觸發器作為去抖動電路。采用RS基本觸發器及單刀雙擲開關,閘刀常閉于2點,每搬動一次產生一個計數脈沖,實現校時功能

5.整點報時電路

電路應在整點前 10 秒鐘內開始整點報時,即當時間在 59 分 50 秒到 59 分59 秒期間時,報時電路報時控制信號。

當時間在 59 分 59 秒到 00分 00 秒期間時,分十位、分個位和秒十位均保持不變,分別為 5、9 和 5,因此可將分計數器十位的 Qc 和 Qa、個位的 Qd 和 Qa及秒計數器十位的 Qc 和 Qa 相與,從而產生報時控制信號。報時電路可選7個74F08D 來構成

6、電路復位

四、譯碼與顯示電路

1、顯示器原理(數碼管)

數碼管是數碼顯示器的俗稱。常用的數碼顯示器有半導體數碼管,熒光數碼管,輝光數碼管和液晶顯示器等。

本設計所選用的是半導體數碼管,是用發光二極管(簡稱LED)組成的字形來顯示數字,七個條形發光二極管排列成七段組合字形,便構成了半導體數碼管。半導體數碼管有共陽極和共陰極兩種類型。共陽極數碼管的七個發光二極管的陽極接在一起,而七個陰極則是獨立的。共陰極數碼管與共陽極數碼管相反,七個發光二極管的陰極接在一起,而陽極是獨立的。

當共陽極數碼管的某一陰極接低電平時,相應的二極管發光,可根據字形使某幾段二極管發光,所以共陽極數碼管需要輸出低電平有效的譯碼器去驅動。共陰極數碼管則需輸出高電平有效的譯碼器去驅動。

2、譯碼器原理(74LS47)

譯碼為編碼的逆過程。它將編碼時賦予代碼的含義“翻譯”過來。實現譯碼的邏輯電路成為譯碼器。譯碼器輸出與輸入代碼有唯一的對應關系。74LS47是輸出低電平有效的七段字形譯碼器,它在這里與數碼管配合使用,表2列出了74LS47的真值表,表示出了它與數碼管之間的關系。

四、詳細設計與調試

4.1 秒脈沖的產生

秒脈沖發生器

脈沖發生器是數字鐘的核心部分,它的精度和穩定度決定了數字鐘的質量,通常用晶體振蕩器產生標準頻率信號經過整形、分頻獲得1Hz的秒脈沖。石英晶體振蕩器的特點是振蕩頻率準確、電路結構簡單、頻率易調整。如晶32768 Hz,通過15次二分頻后可獲得1Hz的脈沖輸出。

4.2 秒計數、譯碼及顯示部分的設計

秒計數譯碼電路

秒計數器為M=60的計數器,即顯示00~59,采用中規模集成電路雙十進制計數器至少需要2片,因為10 < M < 100。它的個位為十進制,十位為六進制。本電路采用兩片74LS161實現。當個位計數至1010時,通過 74LS00 二輸入與非門連至清零端達到清零,當達到0000時,產生上升脈沖送給十位。十位計數至0110時清零。調試

六.總結

通過本次實驗對輸電知識有了更深入的了解,將其運用到了實際中來,明白了學習電子技術基礎的意義,也達到了其培養的目的。在實驗中,我也遇到了很多挫折,不過我都和同伴一一克服了,大家齊心協力解決了問題,使我明白了和他人共同合作的重要性。在以后的道路上我們也必須深刻認識到團隊合作精神,投入今后的發展之中。在進行電路連接的時候,在確保一切都連接無誤之后,時鐘顯示還是有問題,經過老師的指導不斷改正,還是出現這樣、那樣的問題,不過我們都堅持了下來,仔細測試電路,才明白原來應該這樣連接。尤其是時電路達到24要清零的時候,個位清零時鐘不是那么容易,后來請教了學長才明白需要經過一個與門電路,頓時茅塞頓開。成功就是在不斷摸索中前進實現的,遇到問題我們不能灰心、煩躁,甚至放棄,而要靜下心來仔細思考,分部檢查,找出最終的原因進行改正,這樣才會有進步,才會一步步向自己的目標靠近,才會取得自己所要追求的成功。

第二篇:數字電子時鐘課程設計2

數字電子時鐘課程設計

題目:

數字電子時鐘課程設計

目錄

一、設計任務及設計要求…………………………………………(3)

二、設計方案論證

…………………………..………….(3)1.總體方案及框圖 2.各部分論證

三、單元電路設計…………………………………………………(4)1.振蕩器 ………………………………………………………(4)2.秒、分、時計數器…………………………………………(5)

3.顯示譯碼/驅動器和LED七段數碼顯示管……………….(6)

4.分頻器……………………………………………………(7)5.報時電路…………………………………………………(9)

四、總體電路設計及原理………………………………………(13)

五、元器件明細表………………………………………………(10)

六、心得體會……………………………………………………(11)

七、參考文獻……………………………………………………(11)

一、設計任務及設計要求 1.設計任務

數字電子鐘的邏輯電路 2.設計要求

(1)由晶振電路產生1HZ的校準秒信號。

(2)設計一個有“時”、“分”、“秒”(23小時59分59秒)顯示切且具有校時、校分、校秒的功。

(3)整點報時功能。要求整點差10秒開始每隔1秒鳴叫一次,共五次,每次持續時間為一秒,前五次為500赫茲的聲音,最后依次為1000赫茲的聲音。(4)用中小規模集成電路組成電子鐘,并在實驗箱上進行組裝和調試。(5)劃出框圖和邏輯電路圖,寫出設計,實驗總結報告。

二、設計方案論證

數字鐘原理框圖如圖1所示,電路一般包括以下幾個部分:振蕩器、分頻器、譯碼顯示電路、時分秒計數器、校時電路、報時電路。

圖一

對于各個部分而言

數字鐘計時的標準信號應該是頻率相當穩定的1HZ秒脈沖,所以要設置標準時間源。?

數字鐘計時周期是24小時,因此必須設置24小時計數器,他應由模為60的秒計數器和分計數器及模為24的時計數器組成,秒、分、時由七段數碼管顯示。?

為使數字鐘走時與標準時間一致,校時電路是必不可少的。設計中采用開關控制校時直接用秒脈沖先后對“時”“分”“秒”計數器進行校時操作。?

能進行整點報時。在從59分50秒開始,每隔2秒鐘發出一次低音“嘟”的信號,連續五次,最后一次要求最高音“嘀”的信號,此信號結束即達到正點。?

三、單元電路設計 1.各獨立功能部件的設計(1)、振蕩器 振蕩器是計時器的核心,其作用是產生一個標準頻率的脈沖信號振蕩頻率的精度和 穩定度決定了數字鐘的質量。第一種方 案采用石英晶體振蕩器,如圖二。使用 振蕩頻率為32768HZ的石英晶體和反 向器構成一個穩定性極好、精度較高 的時間信號源。改變電容C可以

圖 二

石英晶體振蕩器

振蕩器的頻率進行微調,再通過一個反相器,輸出32768HZ的方波將此方波的頻率進行15次二分頻后,在輸出端剛好可得到頻率為1HZ的脈沖信號。

第二種方案如圖三采用集成電路555定時器與RC組成的多諧振蕩器。輸出的脈沖頻率為fS=1/[(R1+2R2)C1ln2]=1KHZ,周期T=1/fS=1ms。若參數選擇:R1=R2=10K歐姆,C1=47uF時,可以得到秒脈沖信號。

圖三 方波信號發生器

附555定時器的功能表 輸

出 輸

閥值輸入(v11)觸發輸入(v12)復位(RD)輸出(VO)發電管T × × 0 0 導通

<2/3VCC <1/3VCC 1 1 截止 >2/3VCC >1/3VCC 1 0 導通 <2/3VCC >1/3VCC 1 不變 不變

(2)秒、分、時計數器

U1到U6 六個74LS161構成數字鐘的秒、分、時計數器。

U1、U2共同構成秒計數器,它由兩個74LS161構成六--十進制的計數器,如圖四。U1作為秒個位十進制計數器,它的復位輸入RD、和置位輸入LD都接低電平,秒信號脈沖作為計數脈沖輸入到CP1端,輸出端C控制U2秒十位計數器的計數脈沖輸入。Q1、Q2、Q3、Q4作為秒個位的計時值送至秒個位七段顯示譯碼/驅動器。?

U2作為秒十位六進制計數器,它的計數脈沖輸入受到秒個位U1的控制,其計數器使能端EP、ET與U1的輸出端C相連接。當U2計數器計到0011,即清零信號到復位輸入端時,Q1、Q2、Q3、Q4輸出的都是零。Q1、Q2、Q3、Q4作為秒十位的計時值送至秒十位七段顯示譯碼/驅動器。U3、U4分別構成分個位十進制和分十位六進制計數器,如圖四。U3、U4與U1、U2的連接方法相似。當計數器輸出為01011001狀態,U3(U1)、U4(U2)的LD端同時為“0”,使計數器立即返回到00000000狀態。這樣就構成了六十進制計數器。?

圖四 六十進制計數器

U5、U6共同構成時計數器,它由兩個74LS161構成六十進制的計數器?

如圖五。U5作為時十位計數器,它的復位輸入RD、和置位輸入LD都接低電平,時信號脈沖作為計數脈沖輸入到CP1端,輸出端C控制U6秒十位計數器的計數脈沖輸入。Q1、Q2、Q3、Q4作為秒個位的計時值送至秒個位七段顯示譯碼/驅動器。當計數器輸出為00100100狀態,U5、U6的LD端同時為“0”,使計數器立即返回到00000000狀態。這樣就構成了二十四進制計數器。

U12

圖五

二十四進制計數器

(3)顯示譯碼/驅動器和LED七段數碼顯示管

六個74LS248集成電路構成數字鐘的七段數碼顯示管顯示譯碼/驅動器。74LS248七段顯示譯碼器輸出高電平有效,將8421BCD碼譯成七段(a、b、c、d、e、f、g)輸出,用以直接驅動LED七段數碼顯示對應的十進制數。74LS248的顯示功能:

顯示功能見功能表的上半部分。[DCBA]是二進制碼輸入,要正確的執行顯示功能,有關的功能端必須接合適的邏輯電平,這些功能端的作用隨后介紹。對于0~9輸入,[DCBA]相當BCD8421碼。當超過9以后,譯碼器仍然有字型輸出,具體見圖六。當[DCBA]=1111時,數碼管熄滅。實驗時要在筆劃段電極串聯電阻,以保護LED數碼管。表1 中規模顯示譯碼器74LS248的功能表 十進制

或功能 輸

D

C

B

A

a

b

c

d

e

f

g 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 H H H H H H H H H H H H H H H H H ′ ′ ′ ′ ′ ′ ′ ′ ′ ′ ′ ′ ′

′ L

L L

L L

L L

L L

H L

L L

H H

L H

H L

L

L

H

L

H L

H

H

L L

H

H

H H H H H H H H H H H H H H H H H

H

H

H

H

H

H

L

L

H

H

L

L

L

L

H

H

L

H

H

L

H

H

H

H

H

L

L

H

L

H

H

L

L

H

H

H

L

H

H

L

H

H

H

L

H

H

H

H

H

H

H

H

L

L

L

L

圖六 74LS248顯示字型與輸入的對應關系

如圖七,六個LED七段數碼顯示管利用不同發光段組合的方式顯示不同數碼,都采用+5V電源作為每段發光二極管的驅動電源。需要發光的段為高電平,不發光的段為低電平。設計中采用共陰極數碼管,每段發光二極管的正向降壓,隨顯示光的顏色有所不同,通常約2V~3V,點亮電流在5~10mA。六個LED七段數碼顯示管分別顯示秒個位、十位;分個位、十位;時個位、十位的計數十進制數

圖七 顯示譯碼/驅動器和數碼顯示管(4)分頻器

分頻器電路是由三個74LS90構成,如圖八。74LS90是異步十進制計數器,它由一個一位二進制計數器和一個異步五進制計數器組成。將QA與CP2相連,計數脈沖由CP1端輸入,輸出由QA~QD引出,即得到十進制計數器。只有在復位輸入R0(1)= R0(2)=0和置位輸入S9(1)= S9(2)=0時,才能夠在計數脈沖(下降沿)作用下實現二—五—十進制加計算。因為要對輸入的脈沖進行三次10分頻,三片74LS90的復位輸入R0(1)、R0(2)和置位輸入S9(1)、S9(2)都接低電平。振蕩器輸出的方波脈沖計數器作為U1的CP1端的輸入時鐘脈沖,U1的QD端的輸出脈沖作為U2的CPA端的輸入時鐘脈沖,U2的QD端的輸出脈沖作為U3的CP1端的輸入時鐘脈沖,U3的QD端的輸出脈沖fO=fS/103???????=1HZ,即為秒信號方波脈沖,成為秒、分、時計數器的計數脈沖和時間校準信號。

將JK觸發器的J、K端都接在高電平,Qn+1=JQn+KQn=Qn,每輸入一個時鐘脈沖后,觸發器翻轉一次,觸發器處于計數狀態。經過觸發器的二分頻,Q端輸出為500HZ的脈沖作為低音脈沖。

經過U1、U2計數器的二次十分頻,輸出的脈沖頻率為10HZ,作為秒校時脈沖。

圖八

分頻器 附74LS90二—五—十進制計數器功能圖 復位輸入 置位輸入 輸出

R0(1)R0(2)S9(1)S9(2)QA QB QC QD H H L × L L L L H H × L L L L L × × H H H L L H L × L × 計數 L × × L 計數 × L L × 計數 × L × L 計數

JK觸發器的功能表 J K Qn Qn+1 說明 0 0 0 0 輸出狀態不變 1

0 1 0 0 輸出狀態與J端狀態相同

0 0 0 1 輸出狀態與K端狀態相同

1 1 0 1 每輸入一個脈沖輸出狀態改變一次

0

(五)報時電路

整點報時電路要求在每個整點發出音響,因此需要對每個整點進行時間譯碼,以其輸出驅動音響控制電路。如圖九。

若要在每一整點發出五低音、一高音報時,需要對59分50秒到59分59秒進行時間譯碼。QD4~QA4是分十位輸出,QD3~QA3是分個位輸出,QD2~QA2是秒十位輸出,QD1~QA1秒個位輸出。在59分時,A= QC4 QA4 QD3 QA3=1;在50秒時,B= QC2 QA2=1;秒個位為0、2、4、6、8秒時,QA1=0,C= QA1=1;因而F1=ABC= QC4QA4 QD3 QA3 QC2 QA2 QA1僅在59分50秒、52秒、54秒、56秒、58秒時等于1,故可以用F1作低音的控制信號。當計數器每計到59分59秒時,A= QC4 QA4 QD3QA3=1,D= QC2 QA2 QD1 QA1=1,此時F2=AD=1。把F2接至JK觸發器控制端J端,CP端加秒脈沖,則再計1秒到達整點時F3=1,故可用F3作一次高音控制信號。

用F1控制5次低音、F3控制高音,經音響放大器放大,每當“分”和“秒”計數器累計到59分50、52、54、56、58秒發出頻率為500HZ的五次低音,0分0秒時發出頻率為1000HZ的一次高音,每次音響的時間均為一秒鐘,實現了整點報時的功能。

圖九

整點報時電路

四、原理圖(見最后一頁)

五、元器件明細表

序號 元器件名稱 型號規格 數量(個)備注 U0 集成定時器 5G555定時器 1 構成多諧振蕩器 U1~U6 同步加法計數器 74161 6 構成模加法計數器 U7~U9 異步十進制計數器 74LS90 3 構成分頻器

U10 七端顯示譯碼器 74LS248 6 分別顯示秒、分、時的數字 U11~U12 與非門 多輸入與非門 2 U13 J-K觸發器

C1、C2 電容C1=C2=104pf R1 R2 電阻R1 =2K、R2=5.1K R、R` 電阻R=1k,R`=47 U14 U20 門器件 非門 1

U15~U19 門器件 與門 6 多輸入與門 U21~U23 門器件 與非門 3 多輸入與非門 U24 觸發器 J-K觸發器 1 U25 晶體三級管 U26 喇叭實現鬧鈴

六、設計體會

在整個課程設計完后,總的感覺是:有收獲。以前上課都是上一些最基本的東西,而現在卻可以將以前學的東西作出有實際價值的東西。在這個過程中,我的確學得到很多在書本上學不到的東西,如:如何利用現有的元件組裝得到設計要求,如何找到錯誤的原因,如何利用計算機來畫圖等等。但也遇到了不少的挫折,有時遇到了一個錯誤怎么找也找不到原因所在,找了老半天結果卻是芯片的管腳接錯了,有時更是忘接電源了。在學習中的小問題在課堂上不可能犯,在動手的過程中卻很有可能犯。特別是在接電路時,一不小心就會犯錯,而且很不容易檢查出來。但現在回過頭來看,還是挺有成就感的。

七、參考文獻

姚福安.電子電路設計與實踐.山東科學技術出版社第一版.2002 楊志亮.電路原理圖設計技術.西北工業大學出版社第一版.2003 閻石.數字電子技術基礎..高等教育出版社第四版.1998 童詩白.模擬電子技術基礎.高等教育出版社第三版.2001 康華光.電子技術基礎.高等教育出版社.2002 蘇止麗.數字電子電路實驗.武漢理工大學.2003 陳明義.電子技術課程設計使用教程 中南大學出版社第一版.2002

回答者: 命途多舛0913-一

2008-1-5 21:54

數字電子時鐘課程設計

題目: 數字電子時鐘課程設計

目 錄

一、設計任務及設計要求…………………………………………(3)

二、設計方案論證 …………………………..………….(3)

1.總體方案及框圖

2.各部分論證

三、單元電路設計…………………………………………………(4)

1.振蕩器 ………………………………………………………(4)

2.秒、分、時計數器…………………………………………(5)

3.顯示譯碼/驅動器和LED七段數碼顯示管……………….(6)

4.分頻器……………………………………………………(7)

5.報時電路…………………………………………………(9)

四、總體電路設計及原理………………………………………(13)

五、元器件明細表………………………………………………(10)

六、心得體會……………………………………………………(11)

七、參考文獻……………………………………………………(11)

一、設計任務及設計要求

1.設計任務

數字電子鐘的邏輯電路

2.設計要求

(1)由晶振電路產生1HZ的校準秒信號。

(2)設計一個有“時”、“分”、“秒”(23小時59分59秒)顯示切且具有校時、校分、校秒的功。

(3)整點報時功能。要求整點差10秒開始每隔1秒鳴叫一次,共五次,每次持續時間為一秒,前五次為500赫茲的聲音,最后依次為1000赫茲的聲音。

(4)用中小規模集成電路組成電子鐘,并在實驗箱上進行組裝和調試。

(5)劃出框圖和邏輯電路圖,寫出設計,實驗總結報告。

二、設計方案論證

數字鐘原理框圖如圖1所示,電路一般包括以下幾個部分:振蕩器、分頻器、譯碼顯示電路、時分秒計數器、校時電路、報時電路。

圖一

對于各個部分而言

數字鐘計時的標準信號應該是頻率相當穩定的1HZ秒脈沖,所以要設置標準時間源。?

數字鐘計時周期是24小時,因此必須設置24小時計數器,他應由模為60的秒計數器和分計數器及模為24的時計數器組成,秒、分、時由七段數碼管顯示。?

為使數字鐘走時與標準時間一致,校時電路是必不可少的。設計中采用開關控制校時直接用秒脈沖先后對“時”“分”“秒”計數器進行校時操作。? 能進行整點報時。在從59分50秒開始,每隔2秒鐘發出一次低音“嘟”的信號,連續五次,最后一次要求最高音“嘀”的信號,此信號結束即達到正點。?

三、單元電路設計

1.各獨立功能部件的設計

(1)、振蕩器

振蕩器是計時器的核心,其作用是產生一個標準頻率的脈沖信號振蕩頻率的精度和

穩定度決定了數字鐘的質量。第一種方

案采用石英晶體振蕩器,如圖二。使用

振蕩頻率為32768HZ的石英晶體和反

向器構成一個穩定性極好、精度較高的時間信號源。改變電容C可以

圖 二 石英晶體振蕩器

振蕩器的頻率進行微調,再通過一個反相器,輸出32768HZ的方波將此方波的頻率進行15次二分頻后,在輸出端剛好可得到頻率為1HZ的脈沖信號。

第二種方案如圖三采用集成電路555定時器與RC組成的多諧振蕩器。輸出的脈沖頻率為fS=1/[(R1+2R2)C1ln2]=1KHZ,周期T=1/fS=1ms。若參數選擇:R1=R2=10K歐姆,C1=47uF時,可以得到秒脈沖信號。

圖三 方波信號發生器

附555定時器的功能表

輸 出 輸 出

閥值輸入(v11)觸發輸入(v12)復位(RD)輸出(VO)發電管T × × 0 0 導通

<2/3VCC <1/3VCC 1 1 截止

>2/3VCC >1/3VCC 1 0 導通

<2/3VCC >1/3VCC 1 不變 不變

(2)秒、分、時計數器

U1到U6 六個74LS161構成數字鐘的秒、分、時計數器。

U1、U2共同構成秒計數器,它由兩個74LS161構成六--十進制的計數器,如圖四。U1作為秒個位十進制計數器,它的復位輸入RD、和置位輸入LD都接低電平,秒信號脈沖作為計數脈沖輸入到CP1端,輸出端C控制U2秒十位計數器的計數脈沖輸入。Q1、Q2、Q3、Q4作為秒個位的計時值送至秒個位七段顯示譯碼/驅動器。?

U2作為秒十位六進制計數器,它的計數脈沖輸入受到秒個位U1的控制,其計數器使能端EP、ET與U1的輸出端C相連接。當U2計數器計到0011,即清零信號到復位輸入端時,Q1、Q2、Q3、Q4輸出的都是零。Q1、Q2、Q3、Q4作為秒十位的計時值送至秒十位七段顯示譯碼/驅動器。

U3、U4分別構成分個位十進制和分十位六進制計數器,如圖四。U3、U4與U1、U2的連接方法相似。當計數器輸出為01011001狀態,U3(U1)、U4(U2)的LD端同時為“0”,使計數器立即返回到00000000狀態。這樣就構成了六十進制計數器。?

圖四 六十進制計數器

U5、U6共同構成時計數器,它由兩個74LS161構成六十進制的計數器? 如圖五。U5作為時十位計數器,它的復位輸入RD、和置位輸入LD都接低電平,時信號脈沖作為計數脈沖輸入到CP1端,輸出端C控制U6秒十位計數器的計數脈沖輸入。Q1、Q2、Q3、Q4作為秒個位的計時值送至秒個位七段顯示譯碼/驅動器。當計數器輸出為00100100狀態,U5、U6的LD端同時為“0”,使計數器立即返回到00000000狀態。這樣就構成了二十四進制計數器。

U12 圖五 二十四進制計數器

(3)顯示譯碼/驅動器和LED七段數碼顯示管

六個74LS248集成電路構成數字鐘的七段數碼顯示管顯示譯碼/驅動器。74LS248七段顯示譯碼器輸出高電平有效,將8421BCD碼譯成七段(a、b、c、d、e、f、g)輸出,用以直接驅動LED七段數碼顯示對應的十進制數。74LS248的顯示功能:

顯示功能見功能表的上半部分。[DCBA]是二進制碼輸入,要正確的執行顯示功能,有關的功能端必須接合適的邏輯電平,這些功能端的作用隨后介紹。對于0~9輸入,[DCBA]相當BCD8421碼。當超過9以后,譯碼器仍然有字型輸出,具體見圖六。當[DCBA]=1111時,數碼管熄滅。實驗時要在筆劃段電極串聯電阻,以保護LED數碼管。

表1 中規模顯示譯碼器74LS248的功能表

圖六 74LS248顯示字型與輸入的對應關系

如圖七,六個LED七段數碼顯示管利用不同發光段組合的方式顯示不同數碼,都采用+5V電源作為每段發光二極管的驅動電源。需要發光的段為高電平,不發光的段為低電平。設計中采用共陰極數碼管,每段發光二極管的正向降壓,隨顯示光的顏色有所不同,通常約2V~3V,點亮電流在5~10mA。六個LED七段數碼顯示管分別顯示秒個位、十位;分個位、十位;時個位、十位的計數十進制數

圖七 顯示譯碼/驅動器和數碼顯示管

(4)分頻器

分頻器電路是由三個74LS90構成,如圖八。74LS90是異步十進制計數器,它由一個一位二進制計數器和一個異步五進制計數器組成。將QA與CP2相連,計數脈沖由CP1端輸入,輸出由QA~QD引出,即得到十進制計數器。只有在復位輸入R0(1)= R0(2)=0和置位輸入S9(1)= S9(2)=0時,才能夠在計數脈沖(下降沿)作用下實現二—五—十進制加計算。因為要對輸入的脈沖進行三次10分頻,三片74LS90的復位輸入R0(1)、R0(2)和置位輸入S9(1)、S9(2)都接低電平。振蕩器輸出的方波脈沖計數器作為U1的CP1端的輸入時鐘脈沖,U1的QD端的輸出脈沖作為U2的CPA端的輸入時鐘脈沖,U2的QD端的輸出脈沖作為U3的CP1端的輸入時鐘脈沖,U3的QD端的輸出脈沖fO=fS/103???????=1HZ,即為秒信號方波脈沖,成為秒、分、時計數器的計數脈沖和時間校準信號。

將JK觸發器的J、K端都接在高電平,Qn+1=JQn+KQn=Qn,每輸入一個時鐘脈沖后,觸發器翻轉一次,觸發器處于計數狀態。經過觸發器的二分頻,Q端輸出為500HZ的脈沖作為低音脈沖。

經過U1、U2計數器的二次十分頻,輸出的脈沖頻率為10HZ,作為秒校時脈沖。

圖八 分頻器

附74LS90二—五—十進制計數器功能圖

復位輸入 置位輸入 輸出 R0(1)R0(2)S9(1)S9(2)QA QB QC QD H H L × L L L L H H × L L L L L × × H H H L L H L × L × 計數

L × × L 計數

× L L × 計數

× L × L 計數

JK觸發器的功能表

J K Qn Qn+1 說明

0 0 0 0 輸出狀態不變1

0 1 0 0 輸出狀態與J端狀態相同0 0 0 1 輸出狀態與K端狀態相同1 1 0 1 每輸入一個脈沖輸出狀態改變一次0

(五)報時電路

整點報時電路要求在每個整點發出音響,因此需要對每個整點進行時間譯碼,以其輸出驅動音響控制電路。如圖九。

若要在每一整點發出五低音、一高音報時,需要對59分50秒到59分59秒進行時間譯碼。QD4~QA4是分十位輸出,QD3~QA3是分個位輸出,QD2~QA2是秒十位輸出,QD1~QA1秒個位輸出。在59分時,A= QC4 QA4 QD3 QA3=1;在50秒時,B= QC2 QA2=1;秒個位為0、2、4、6、8秒時,QA1=0,C= QA1=1;因而F1=ABC= QC4QA4 QD3 QA3 QC2 QA2 QA1僅在59分50秒、52秒、54秒、56秒、58秒時等于1,故可以用F1作低音的控制信號。

當計數器每計到59分59秒時,A= QC4 QA4 QD3QA3=1,D= QC2 QA2 QD1 QA1=1,此時F2=AD=1。把F2接至JK觸發器控制端J端,CP端加秒脈沖,則再計1秒到達整點時F3=1,故可用F3作一次高音控制信號。

用F1控制5次低音、F3控制高音,經音響放大器放大,每當“分”和“秒”計數器累計到59分50、52、54、56、58秒發出頻率為500HZ的五次低音,0分0秒時發出頻率為1000HZ的一次高音,每次音響的時間均為一秒鐘,實現了整點報時的功能。

圖九 整點報時電路

四、原理圖(見最后一頁)

五、元器件明細表

序號 元器件名稱 型號規格 數量(個)備注

U0 集成定時器 5G555定時器 1 構成多諧振蕩器 U1~U6 同步加法計數器 74161 6 構成模加法計數器

U7~U9 異步十進制計數器 74LS90 3 構成分頻器

U10 七端顯示譯碼器 74LS248 6 分別顯示秒、分、時的數字

U11~U12 與非門 多輸入與非門 2 U13 J-K觸發器 1

C1、C2 電容 2 C1=C2=104pf R1 R2 電阻 2 R1 =2K、R2=5.1K R、R` 電阻 2 R=1k,R`=47 U14 U20 門器件 非門 1

U15~U19 門器件 與門 6 多輸入與門

U21~U23 門器件 與非門 3 多輸入與非門

U24 觸發器 J-K觸發器 1 U25 晶體三級管 1 U26 喇叭 1 實現鬧鈴

六、設計體會

在整個課程設計完后,總的感覺是:有收獲。以前上課都是上一些最基本的東西,而現在卻可以將以前學的東西作出有實際價值的東西。在這個過程中,我的確學得到很多在書本上學不到的東西,如:如何利用現有的元件組裝得到設計要求,如何找到錯誤的原因,如何利用計算機來畫圖等等。但也遇到了不少的挫折,有時遇到了一個錯誤怎么找也找不到原因所在,找了老半天結果卻是芯片的管腳接錯了,有時更是忘接電源了。在學習中的小問題在課堂上不可能犯,在動手的過程中卻很有可能犯。特別是在接電路時,一不小心就會犯錯,而且很不容易檢查出來。但現在回過頭來看,還是挺有成就感的。

第三篇:電子數字時鐘課程設計報告(數電)

數字電子鐘的設計

1.設計目的

數字鐘是一種用數字電路技術實現時、分、秒計時的裝置,與機械式時鐘相比具有更高的準確性和直觀性,且無機械裝置,具有更更長的使用壽命,因此得到了廣泛的使用。數字鐘從原理上講是一種典型的數字電路,其中包括了組合邏輯電路和時序電路。

因此,我們此次設計數字鐘就是為了了解數字鐘的原理,從而學會制作數字鐘。而且通過數字鐘的制作進一步的了解各種在制作中用到的中小規模集成電路的作用及實用方法。且由于數字鐘包括組合邏輯電路和時敘電路。通過它可以進一步學習與掌握各種組合邏輯電路與時序電路的原理與使用方法。1.1設計指標

1.時間以12小時為一個周期; 2.顯示時、分、秒;

3.具有校時功能,可以分別對時及分進行單獨校時,使其校正到標準時間; 1.2 設計要求

1、電路設計原理說明

2、硬件電路設計(要求畫出電路原理圖及說明)

3、實物制作:完成的系統能達到題目的要求。

4、完成3000字的課程設計報告

2.功能原理

2.1 數字鐘的基本原理

數字電子鐘由信號發生器、“時、分、秒”計數器、LED數碼管、校時電路、整點報時電路等組成。工作原理為時鐘源用以產生穩定的脈沖信號,作為數字種的時間基準,要求震蕩頻率為1HZ,為標準秒脈沖。將標準秒脈沖信號送入“秒計數器”,該計數器采用60進制計數器,每累計60秒發出一個“分脈沖”信號,該信號將作為“分計數器”的時鐘脈沖。“分計數器”也采用60進制計數器,每

累計60分,發出一個“時脈沖”信號,該信號將被送到“時計數器”。“時計數器”采用24進制計數器,可以實現24小時的累計。LED數碼管將“時、分、秒”計數器的輸出狀態顯示。校時電路是來對“時、分、秒”顯示數字進行校對調整。2.2 原理框圖

3.功能模塊

3.1 振蕩電路

多諧振蕩器也稱無穩態觸發器,它沒有穩定狀態,同時無需外加觸發脈沖,就能輸出一定頻率的矩形波形(自激振蕩)。用555實現多諧振蕩,需要R1,R2和電容,并接+5V的直流電源。

振蕩周期:T=0.69(R1+2R2)C 其中當R1=5K,R2=4.7K,C=100uF時,T=0.9936s

3.2 CD40110工作原理

CD40110為十進制可逆計數器/鎖存器/驅動器,具有加減計數,計數器狀態鎖存,七段譯碼輸出等共能。這次設計用到CD40110的加計數、七段譯碼輸出功能。

CD40110有2個計數時鐘輸入端CPu和CPd分別用作加計數時鐘輸入和減計數時鐘輸入。由于電力內部有一個時鐘信號預處理邏輯,以此當一個時鐘輸入端計數工作是,另一個時鐘輸入端可以是任意狀態,所以我們采用CPu接脈沖信號,CPd懸空。

CD40110的進位輸出CO和借位輸出BO一般為高電平,當計數器從9~0時,BO輸出脈沖,當計數器從0~9時,CO輸出脈沖,以此利用CO端可以實現大于10進制的計數功能。

BO

進位輸出端

CO

借位輸出端

CPd

減計數器時鐘輸入端

CPu

加計數器時鐘輸入端

CR

清除端

/CT

計數允許端

/LE

鎖存器預置端

VDD

正電源

VSS

Ya~Yg

鎖存譯碼輸出端

封裝圖

功能表

3.2 秒計數電路

秒的個位部分為逢十進一,十位部分為逢六進一,從而共同完成60進制計數器。當計數到59時清零并重新開始計數。秒的個位部分的設計:利用十進制計數器CD40110設計10進制計數器顯示秒的個位。個位計數器由0增加到9時產生進位,連在十位部計數器脈沖輸入端CP,從而實現10進制計數和進位功能。利用74LS161和74LS11設計6進制計數器顯示秒的十位,當十位計數器由0增加到5時利用74LS11與門產生一個高電平接到個位、十位的CD40110的清零端,同時產生一個脈沖給分的個位。

60進制--秒計數電路

3.3 分計數電路

分的個位部分為逢十進一,十位部分為逢六進一,從而共同完成60進制計數器。當計數到59時清零并重新開始計數。秒的個位部分的設計:來自秒計數電路的進位脈沖使分的個位加1,利用十進制計數器CD40110設計10進制計數器顯示秒的個位。個位計數器由0增加到9時產生進位,連在十位部計數器脈沖輸入端CP,從而實現10進制計數和進位功能。利用74LS161和74LS11設計6進制計數器顯示秒的十位,當十位計數器由0增加到5時利用74LS11與門產生一個高電平接到個位、十位的CD40110的清零端,同時產生一個脈沖給時的個位。

60進制--分計數電路

3.4 時計數電路

來自分計數電路的進位脈沖使時的個位加,個位計數器由0增加到9是產生進位,連在十位計數器脈沖輸入端CP,當十位計到2且個位計到3是經過74LS11與門產生一個清零信號,將所有CD40110清零。

24進制--時計數電路

3.5 顯示電路

由CD40110產生十進制數字,再由數碼管顯示出來。這里的LED數碼管是采用共陰的方法連接的。

3.6 校時電路

數字鐘應具有分校正和時校正功能,因此,應截斷分個位和時個位的直接計

數通路,并采用正常計時信號與校正信號可以隨時切換的電路接入其中。這里利用輕觸開關來實現校時功能,輕觸開關的一端接高電平,另一端接時或分的個位CD40110的CP,當按下輕觸開關時,時或分的個位就會加1,這樣就能實現校時功能。

4.系統電路總圖

將設計的各個單元電路進行級聯,得到數字電子鐘系統電路原理圖見附錄1。

5.實物圖(見附錄2)6.經驗體會

通過這次對數字電子鐘的設計作,讓我了解了電路設計的基本步驟,也讓我了解了關于數字鐘的原理與設計理念,要設計一個電路先進行軟件模擬仿真再進行實際的電路制作。但是最后的成品卻不一定與仿真時完全一樣,因為,再實際接線中有著各種各樣的條件制約著。而且,在仿真中無法成功的電路接法,在實際中因為芯片本身的特性而能夠成功。所以,在設計時應考慮兩者的差異,從中找出最適合的設計方法。通過這次學習,讓我對各種電路都有了大概的了解,所以說,坐而言不如立而行,對于這些電路還是應該自己動手實際操作才會有深刻理解。

第四篇:數字時鐘課程設計

數字電子技術課程設計報告

一、設計目的

數字鐘是一種用數字電路技術實現時、分、秒計時的裝置,與機械式時鐘相比具有更高的準確性和直觀性,且無機械裝置,具有更更長的使用壽命,因此得到了廣泛的使用。數字鐘從原理上講是一種典型的數字電路,其中包括了組合邏輯電路和時序電路。

因此,我們此次設計與制做數字鐘就是為了了解數字鐘的原理,從而學會制作數字鐘.而且通過數字鐘的制作進一步的了解各種在制作中用到的中小規模集成電路的作用及實用方法.且由于數字鐘包括組合邏輯電路和時敘電路.通過它可以進一步學習與掌握各種組合邏輯電路與時序電路的原理與使用方法.二、設計要求

(1)設計指標

① 時間以12小時為一個周期; ② 顯示時、分、秒;

③ 具有校時功能,可以分別對時及分進行單獨校時,使其校正到標準時間; ④ 計時過程具有報時功能,當時間到達整點前10秒進行蜂鳴報時; ⑤ 為了保證計時的穩定及準確須由晶體振蕩器提供表針時間基準信號。(2)設計要求

① 畫出電路原理圖(或仿真電路圖); ② 元器件及參數選擇; ③ 電路仿真與調試;

④ PCB文件生成與打印輸出。

(3)制作要求

自行裝配和調試,并能發現問題和解決問題。

(4)編寫設計報告

寫出設計與制作的全過程,附上有關資料和圖紙,有心得體會。

三、原理框圖

1.數字鐘的構成

數字鐘實際上是一個對標準頻率(1HZ)進行計數的計數電路。由于計數的起始時間不可能與標準時間(如北京時間)一致,故需要在電路上加一個校時電路,同時標準的1HZ時間信號必須做到準確穩定。通常使用石英晶體振蕩器電路構成數字鐘。

0 / 12

(a)數字鐘組成框圖

2.晶體振蕩器電路

晶體振蕩器電路給數字鐘提供一個頻率穩定準確的32768Hz的方波信號,可保證數字鐘的走時準確及穩定。不管是指針式的電子鐘還是數字顯示的電子鐘都使用了晶體振蕩器電路。一般輸出為方波的數字式晶體振蕩器電路通常有兩類,一類是用TTL門電路構成;另一類是通過CMOS非門構成的電路,本次設計采用了后一種。如圖(b)所示,由CMOS非門U1與晶體、電容和電阻構成晶體振蕩器電路,U2實現整形功能,將振蕩器輸出的近似于正弦波的波形轉換為較理想的方波。輸出反饋電阻R1為非門提供偏置,使電路工作于放大區域,即非門的功能近似于一個高增益的反相放大器。電容C1、C2與晶體構成一個諧振型網絡,完成對振蕩頻率的控制功能,同時提供了一個180度相移,從而和非門構成一個正反饋網絡,實現了振蕩器的功能。由于晶體具有較高的頻率穩定性及準確性,從而保證了輸出頻率的穩定和準確。

(b)CMOS 晶體振蕩器(仿真電路)/ 12 3.時間記數電路

一般采用10進制計數器如74HC290、74HC390等來實現時間計數單元的計數功能。本次設計中選擇74HC390。由其內部邏輯框圖可知,其為雙2-5-10異步計數器,并每一計數器均有一個異步清零端(高電平有效)。

秒個位計數單元為10進制計數器,無需進制轉換,只需將QA與CPB(下降沿有效)相連即可。CPA(下降沒效)與1HZ秒輸入信號相連,Q3可作為向上的進位信號與十位計數單元的CPA相連。

秒十位計數單元為6進制計數器,需要進制轉換。將10進制計數器轉換為6進制計數器的電路連接方法如圖 2.4所示,其中Q2可作為向上的進位信號與分個位的計數單元的CPA相連。

十進制-六進制轉換電路

分個位和分十位計數單元電路結構分別與秒個位和秒十位計數單元完全相同,只不過分個位計數單元的Q3作為向上的進位信號應與分十位計數單元的CPA相連,分十位計數單元的Q2作為向上的進位信號應與時個位計數單元的CPA相連。

時個位計數單元電路結構仍與秒或個位計數單元相同,但是要求,整個時計數單元應為12進制計數器,不是10的整數倍,因此需將個位和十位計數單元合并為一個整體才能進行12進制轉換。利用1片74HC390實現12進制計數功能的電路如圖(d)所示。

(d)十二進制電路

另外,圖(d)所示電路中,尚余-2進制計數單元,正好可作為分頻器2HZ輸出信號轉化為1HZ信號之用。

4.譯碼驅動及顯示單元電路

選擇CD4511作為顯示譯碼電路;選擇LED數碼管作為顯示單元電路。由CD4511把輸進來的二進制信號翻譯成十進制數字,再由數碼管顯示出來。這里的LED數碼管是采用共陰的方法連接的。

計數器實現了對時間的累計并以8421BCD碼的形式輸送到CD4511芯片,再由451/ 12 芯片把BCD碼轉變為十進制數碼送到數碼管中顯示出來。

5.校時電路

數字鐘應具有分校正和時校正功能,因此,應截斷分個位和時個位的直接計數通路,并采用正常計時信號與校正信號可以隨時切換的電路接入其中。即為用COMS與或非門實現的時或分校時電路,In1端與低位的進位信號相連;In2端與校正信號相連,校正信號可直接取自分頻器產生的1HZ或2HZ(不可太高或太低)信號;輸出端則與分或時個位計時輸入端相連。當開關打向下時,因為校正信號和0相與的輸出為0,而開關的另一端接高電平,正常輸入信號可以順利通過與或門,故校時電路處于正常計時狀態;當開關打向上時,情況正好與上述相反,這時校時電路處于校時狀態。

實際使用時,因為電路開關存在抖動問題,所以一般會接一個RS觸發器構成開關消抖動電路,所以整個較時電路就如圖(f)。

(f)帶有消抖電路的校正電路

6.整點報時電路

電路應在整點前10秒鐘內開始整點報時,即當時間在59分50秒到59分59秒期間時,報時電路報時控制信號。

當時間在59分50秒到59分59秒期間時,分十位、分個位和秒十位均保持不變,分別為5、9和5,因此可將分計數器十位的QC和QA、個位的QD和QA及秒計數器十位的QC和QA相與,從而產生報時控制信號。

報時電路可選74HC30來構成。74HC30為8輸入與非門。/ 12 說明:當時間在59分50秒到59分59秒期間時 分十位、分個 位和秒十位均保持不變,分別為5,9和5;因此,可以將分計數器十位的Qc和QA,個位的QD和QA及秒計數器十位的QC和QA相與,從而產生報時控制信號。IO1分計數器十位的Qc和QAIO2U11VCCIO35VVCCX182345V分計數器個位的QD和QAIO456114V_0.5WIO512秒計數器十位的QC和QAIO674HC30D數字鐘設計-整點報時電路部分

四、元器件

1.四連面包板1塊(編號A45)2.鑷子1把 3.剪刀1把

4.共陰八段數碼管6個 5.網絡線2米/人 6.CD4511集成塊6塊 7.CD4060集成塊1塊 8.74HC390集成塊3塊 9.74HC51集成塊1塊 10.74HC00集成塊4塊 11.74HC30集成塊1塊 12.10MΩ電阻5個 13.500Ω電阻14個 14.30p電容2個

15.32.768k時鐘晶體1個 16.蜂鳴器10個(每班)1)芯片連接圖

1)74HC00D

2)CD4511 / 12

3)74HC390D

4)74HC51D

2.面包板的介紹

面包板一塊總共由五部分組成,一豎四橫,面包板本身就是一種免焊電板。面包板的樣式是:

/ 12 面包板的注意事項:

1. 面包板旁一般附有香蕉插座,用來輸入電壓、信號及接地。2. 上圖中連著的黑線表示插孔是相通的。

3. 拉線時,盡量將線緊貼面包板,把線成直角,避免交叉,也不要跨越元件。4. 面包板使用久后,有時插孔間連接銅線會發生脫落現象,此時要將此排插孔做記號。并不再使用。

五、各功能塊電路圖

數字鐘從原理上講是一種典型的數字電路,可以由許多中小規模集成電路組成,所以可以分成許多獨立的電路。

(一)六進制電路

由74HC390、7400、數碼管與4511組成,電路如圖一。

U1A3123U2A12Com74HC00D74HC00DU5SEVEN_SEG_COM_KABCDEFGU3AV1 32Hz 5V141INA1INB21CLR31QA1QB1QC1QD5677126U413DADBDCDD5OAOBOCODOE1211109151474HC390D43~ELOF~BI~LTOGVCC5V4511BD將十進制計數器轉換為六進制的連接方法

(二)十進制電路

由74HC390、7400、數碼管與4511組成,電路如圖二。/ 12 U4A3126U4B4574HC00D74HC00DComU3SEVEN_SEG_COM_KU1AV1 60Hz 5V141INA1INB21CLR31QA1QB1QC1QD5677126U213DADBDCDD5OAOBOCODOE12111091514ABCDEFGVCC5V74HC390D43~ELOF~BIOG~LT4511BD十進制接法測試仿真電路

(三)六十進制電路

由兩個數碼管、兩4511、一個74HC390與一個7400芯片組成,電路如圖三。

(四)雙六十進制電路

由2個六十進制連接而成,把分個位的輸入信號與秒十位的Qc相連,使其產生進位,電路圖如圖四。/ 12

ComComSEVEN_SEG_COM_KU1B6453U1A12U4SEVEN_SEG_COM_KU7U11BABCDEFG64513DADBDCDD5OAOBOCODOE~ELOF~BI~LTOG1211109151421CLR141INA1INB3U10A12ABCDEFG74HC00D74HC00DU3B15122INA2INB142CLR132QA2QB2QC2QD11109U2712674HC00D74HC00DU8A31QA1QB1QC1QD5677126U913DADBDCDD5OAOBOCODOE12111091514VCC5V74HC390D43U1C891011U1D12134511BD74HC390DComVCCU643~ELOF~BI~LTOG5VSEVEN_SEG_COM_K74HC00D74HC00DABCDEFG84511BDComU15C91011U16DSEVEN_SEG_COM_K1213U14U3A131INA1INB21CLR1QA1QB1QC1QD5677126U513DADBDCDD5OAOBOCODOE1211109151474HC00D74HC00DU12B15122INA2INB142CLR132QA2QB2QC2QD111097126U13DADBDCDD5OAOBOCODOEABCDEFG***14V1 100kHz 5V474HC390D43~ELOF~BI~LTOGVCC74HC390D5V43~ELOF~BI~LTOG4511BD4511BD

(五)時間計數電路

由1個十二進制電路、2個六十進制電路組成,因上面已有一個雙六十電路,只要把它與十二進制電路相連即可,詳細電路見圖五。

ComComComComComComU1SEVEN_SEG_COM_KU2SEVEN_SEG_COM_KU4SEVEN_SEG_COM_KU3SEVEN_SEG_COM_KU5SEVEN_SEG_COM_KU6SEVEN_SEG_COM_KABCDEFGABCDEFGABCDEFGVCCVCCABCDEFGABCDEFGABCDEFG5V***45VVCCVCC***49***45V***3121110***01514145V9VCCOG995V99OAOBODOAOBODOAOBODOEOEOCOCOCOFOFOEOGOAOBODOAOBODOAOBODOEOEOCOCOCOFOFOEOGOG~LT~LT~EL~EL~BI~BI~ELDADCDDDADCDDDADC~LT~LT~LTDBDB~EL~EL~EL~BI~BIDADCDDDADCDDDADCDBDB3DBDD~BI5V73DBDD4511BD54511BD******12643U23CU25A74HC00D***8U21A74HC00D13111038U20C74HC00D3U19A74HC00D131110974HC00D9356356772QB1QD2QD2QD1QB1QC2QB2QC2QB2QC1QB1QA2QA2QA1QA1QC1QD2QA2QC2QD61QB2INA1CLR2CLR2CLR1INA1INB2INA2INB2INA2INB1INA1INA1INB74HC00D161CLR74HC390D6151INB74HC00D111CLRU26B74HC390D74HC390N1174HC390N74HC390DU20B1574HC00D1262INB74HC00D74HC00D***242V1 1000Hz 5V時,分,秒計時電路圖

(六)校正電路

由74CH51D、74HC00D與電阻組成,校正電路有分校正和時校正兩部分,電路如圖六。/ 12

142CLRU13AU16B1QA1QC1QDU24DU22BU14AU17BU20DU15AU18B74HC390N43~BI~LT4511BDOGU7U8OFU10VCC4511BDOGU9U114511BDOFU124511BD1010921921254***254IO1VCC正常輸入信號5V校正信號IO2R1U2C9108小時校正電路J110Mohm74HC00D注意:分校時時,不會進位到小時。U11111213910U2DKey = A12R210MohmIO313U2A8123時計數器IO574HC00D1123674HC00D正常輸入信號校正信號IO4R3U3A10Mohm12U2B456分計數器IO64574HC00D74HC51D3J274HC00DKey = B分鐘校正電路分校正時鎖定小時信號輸入R410MohmU3B456圖中采用基本RS觸發器構成開關消抖動電路,其中與非門選用74HC00;對J1和J2,因為校正信號與0相與為0,而開關的另一端接高電平,正常輸入信號可以順利通過與或門,故校時電路處于正常計時狀態,當開關打向上時,情況正好與上述相反,這時電路處于校時狀態。74HC00D數字鐘設計-校時電路部分

(七)晶體振蕩電路

由晶體與2個30pF電容、1個4060、一個10兆的電阻組成,芯片3腳輸出2Hz的方波信號,電路如圖七。

(八)整點報時電路

由74HC30D和蜂鳴器組成,當時間在59:50到59:59時,蜂鳴報時,電路如圖八。/ 12 說明:當時間在59分50秒到59分59秒期間時 分十位、分個 位和秒十位均保持不變,分別為5,9和5;因此,可以將分計數器十位的Qc和QA,個位的QD和QA及秒計數器十位的QC和QA相與,從而產生報時控制信號。IO1分計數器十位的Qc和QAIO2U11VCCIO35VVCCX182345V分計數器個位的QD和QAIO456114V_0.5WIO512秒計數器十位的QC和QAIO674HC30D數字鐘設計-整點報時電路部分

六、總接線元件布局簡圖

整個數字鐘由時間計數電路、晶體振蕩電路、校正電路、整點報時電路組成。

其中以校正電路代替時間計數電路中的時、分、秒之間的進位,當校時電路處于正常輸入信號時,時間計數電路正常計時,但當分校正時,其不會產生向時進位,而分與時的校位是分開的,而校正電路也是一個獨立的電路。

電路的信號輸入由晶振電路產生,并輸入各電路。簡圖如圖九。

七、芯片連接總圖

因仿真與實際元件上的差異,所以在原有的簡圖的基礎上,又按實際布局畫了這張按實際芯片布局的接線圖,如圖十。

八、總結

1. 實驗過程中遇到的問題及解決方法

① 面包板測試

測試面包板各觸點是否接通。

② 七段顯示器與七段譯碼器的測量 / 12 把顯示器與CD4511相連,第一次接時,數碼管完全沒有顯示數字,檢查后發現是數碼管未接地而造成的,接地后發現還是無法正確顯示數字,用萬用表檢測后,發現是因芯片引腳有些接觸不良而造成的,所以確認芯片是否接觸良好是非常重要的一件事。

③ 時間計數電路的連接與測試

六進制、十進制都沒有什么大的問題,只是芯片引腳的老問題,只要重新插過芯片就可以解決了。但在六十進制時,按圖接線后發現,顯示器上的數字總是100進制的,而不是六十進制,檢測后發現無論是線路的連通還是芯片的接觸都沒有問題。最后,在重對連線時發現是線路接錯引腳造成的,改過之后,顯示就正常了。

④ 校正電路

因上面程因引腳接錯而造成錯誤,所以校正電路是完全按照仿真圖所連的,在測試時,開始進行時校時時,沒有出現問題,但當進行到分校時時,發現計數電路的秒電路開始亂跳出錯。因此,電路一定是有地方出錯了,在反復對照后,發現是因為在接入校正電路時忘了把秒十位和分個位之間的連線拿掉而造成的,因此,在接線時一定要注意把不要的多余的線拿掉。

2. 設計體會

通過這次對數字鐘的設計與制作,讓我了解了設計電路的程序,也讓我了解了關于數字鐘的原理與設計理念,要設計一個電路總要先用仿真仿真成功之后才實際接線的。但是最后的成品卻不一定與仿真時完全一樣,因為,再實際接線中有著各種各樣的條件制約著。而且,在仿真中無法成功的電路接法,在實際中因為芯片本身的特性而能夠成功。所以,在設計時應考慮兩者的差異,從中找出最適合的設計方法。通過這次學習,讓我對各種電路都有了大概的了解,所以說,坐而言不如立而行,對于這些電路還是應該自己動手實際操作才會有深刻理解。

3. 對設計的建議

我希望老師在我們動手制作之前應先告訴我們一些關于所做電路的資料、原理,以及如何檢測電路的方法,還有關于檢測芯片的方法。這樣會有助于我們進一步的進入狀況,完成設計 / 12

第五篇:數字電子時鐘開題報告

近年來,電子技術獲得了飛速的發展,在其推動下,單片機的應用正在不斷深入,同時帶動傳統控制檢測技術日益更新。在實時檢測和自動控制的單片機應用系統中,單片機往往作為一個核心部件來使用,僅單片機方面知識是不夠的,還應根據具體硬件結構軟硬件結合,加以完善。本設計利用單片機及外圍接口電路實現數字時鐘的相應功能,并具有時間調整功能、鬧鐘功能和定時功能,并通過LED顯示具體年、月、日、星期、時、分、秒。

一、課題任務與目的二、調研資料情況

時鐘,自從它發明的那天起,就成為人類的朋友,但隨著科技的飛速發展,現代電子產品幾乎滲透了社會的各個領域,有力地推動了社會生產力的發展和社會信息化程度的提高,同時也使現代電子產品性能進一步提高,產品更新換代的節奏也越來越快。人們對時間計量的精度要求也越來越高,應用越來越廣。怎樣讓時鐘更好地為人民服務,這就要求人們不斷設計出新型時鐘。現今,高精度的計時工具大多數都使用了石英晶體振蕩器,由于電子鐘,石英表,石英鐘都采用了石英技術,因此走時精度高,穩定性好,使用方便,不需要經常調校,數字式電子鐘用集成電路計時時,譯碼代替了機械式轉動,用LED顯示器代替指針顯示進而顯示時間,減小了計時誤差。

目前,單片機正朝著高性能和多品種方向發展的趨勢進一步向CMOS化、低能耗、小體積、大容量、高性能、低價格和外圍電路內裝化等幾個方面發展。

單片機應用的重要意義還在于,它從根本上改變了傳統的控制系統設計思想和設計方案。從前必須由模擬電路或數字電路實現的大部分功能,現在已能用單片機通過軟件方法來實現了。這種軟件代替硬件的控制技術也稱為微控制技術,是傳統控制技術的一次革命。

數字時鐘在單片機模塊里比較常見,數字時鐘是一種用數字電路技術實現時、分、秒計時的裝置,與機械式時鐘相比具有更高的準確性和直觀性,且無機械裝置,具有更長的使用壽命,因此得到了廣泛的使用。

數字時鐘是采用數字電路實現對時、分、秒、數字顯示的計時裝置,廣泛用于個人家庭,車站,碼頭辦公室等公共場所,成為人們日常生活中不可少的必需品,猶豫數字集成電路的發展和石英晶體振搗器的廣泛使用,使得數字時鐘的精度,遠遠超過老式鐘表,鐘表的數字化給人們生產生活帶來了極大的方便,而且大大地擴展了鐘表原先的報時功能。諸如定時自動報警、按時自動打鈴、時間程序自動控制、定時廣播、自動開啟閉路燈、定時開關烘箱、通斷動力設備、甚至各種定時電器的自動啟用等,所有這些,都是以鐘表數字化為基礎的。因此,研

究數字時鐘及擴大其應用,有著非常現實的意義

參考文獻:

[1] 林凌,李剛,丁茹,李小霞.新型單片機接口器件與技術[M].西安:西安電子科技大學出版社,2005年.[2] 高偉.AT89單片機原理及應用[M].北京:國防工業出版社,2008年.[3] 蔡朝陽.單片機控制實習與專題制作[M].北京:北京航空航天大學出版社,2006年.[4] 楊凌霄.微型計算機原理及應用[M].江蘇:中國礦業大學出版社,2004年.[5] 胡學海.單片機原理及應用系統設計[M].北京:北京電子工業出版社,2005年.[6] 邊春遠,王志強.《MCS-51單片機應用開發實用子程序》人民郵電出版社

[7] 李朝青.《單片機原理及接口技術》第3版北京航空航天大學出版社

[8] 張毅坤,陳善久.單片微型計算機原理及應用.西安電子科技大學出版社,2002.[9] 張友德,趙志英,徐時亮.單片微機原理應用與實驗.復旦大學出版社,2000.[10] 張毅剛,彭善元,董繼承.單片機原理及應用.高等教育出版社,2003.

下載數字電子時鐘課程設計報告-2(精選5篇)word格式文檔
下載數字電子時鐘課程設計報告-2(精選5篇).doc
將本文檔下載到自己電腦,方便修改和收藏,請勿使用迅雷等下載。
點此處下載文檔

文檔為doc格式


聲明:本文內容由互聯網用戶自發貢獻自行上傳,本網站不擁有所有權,未作人工編輯處理,也不承擔相關法律責任。如果您發現有涉嫌版權的內容,歡迎發送郵件至:645879355@qq.com 進行舉報,并提供相關證據,工作人員會在5個工作日內聯系你,一經查實,本站將立刻刪除涉嫌侵權內容。

相關范文推薦

    數字時鐘課程設計論文

    目錄 1. 序論?????????????????????????3 2. 本論?????????????????????????4 ——設計說明????????????......

    EDA課程設計——數字時鐘

    Hefei University EDA課程綜述 論文題目: EDA課程綜述專 業: 09通信(2)班姓 名: 唐吉祥 學 號: 0905072035 指導老師: 查長軍前 言 隨著基于PLD的EDA技術的發展和應用領域的擴......

    EDA課程設計 數字時鐘

    EDA課程設計報告 一·設計任務 使用硬件描述語言,在CPLD/FPGA上實現一個多功能數字鐘。 二·設計要求 除按鍵、LED、揚聲器、時鐘信號外,整個數字鐘的功能要求在一塊芯片上......

    數字電子時鐘設計

    (電子技術課程) 設計說明書 數字電子時鐘 起止日期: 2016 年11月23日 至2016年 11月 27 日 學生姓名 班級 學號 成績 指導教師(簽字) 交通工程學院(部) 2016年11月29日 數字......

    數字電子時鐘實驗報告

    華大計科學院 數字邏輯課程設計說明書 題目: 多功能數字鐘 專業: 計算機科學與技術 班級:網絡工程1班 姓名:劉群 學號: 1125111023 完成日期: 2013-9 一、設計題目與要求 設......

    單片機課程設計報告,單片機電子時鐘5篇

    題 目:單片機課程設計報告目 錄一、設計目的二、程設計具體要求三、單片機發展簡史四、8051單片機系統簡介五、8051單片機內部定時器/計數器簡介六、程序電路七、程序流程八......

    EDA課程設計 數字時鐘(鬧鐘)

    課 程 設 計 說 明 書 題目: 鬧鐘 學院(系): 年級專業: 學 號: 學生姓名: 指導教師: 教師職稱: 共 16 頁第 1 頁 目 錄 第1章 摘要……………………………………………………………......

    單片機數字時鐘課程設計感想

    五.實驗總結及感想 在實驗的開始幾天,基本上沒有收獲,不知何從下手,不知所措。為了看得更遠,不妨站在前人的肩膀上,我在整體思路模糊的情況下,在網上大量招資糧,各種與電子時鐘相關......

主站蜘蛛池模板: 国产99久久久久久免费看| 国产精品青青青高清在线| 日本免费高清一本视频| 国产成人喷潮在线观看| 亚洲美女又黄又爽在线观看| 国产精品久久国产三级国| 一本一道波多野结衣av中文| 久久一本加勒比波多野结衣| 老子影院午夜伦不卡无码| 四虎成人精品永久在线视频| 久久精品成人欧美大片| 熟女乱伦视频| 97se狠狠狠狠狼亚洲综合网| 国产在线无码不卡影视影院| 国产精品任我爽爆在线播放| 国产免费无码一区二区| 亚洲国产精品久久久天堂麻豆宅男| 人人妻人人澡人人爽人人精品| 精品无码国产一区二区三区51安| 久久久噜噜噜久久| 午夜福利理论片高清在线观看| 国产精品无打码在线播放| 久久婷婷五月综合色和| 一本大道东京热无码视频| 欧美综合自拍亚洲综合图| 亚洲国产精品尤物yw在线观看| 久久国产精品娇妻素人| 精品国产一区二区三区av性色| 日日猛噜噜狠狠扒开双腿小说| 国产巨大爆乳在线观看| 少妇放荡的呻吟干柴烈火动漫| 国产尤物精品视频| 亚洲欲色欲www怡红院| 成人免费视频一区二区| 伊人大杳焦在线| 亚洲综合久久成人av| 亚洲第一页综合图片自拍| 亚洲精华国产精华精华液网站| 中文字幕av一区中文字幕天堂| 97久久综合区小说区图片区| 无码人妻精品一区二|