久久99精品久久久久久琪琪,久久人人爽人人爽人人片亞洲,熟妇人妻无码中文字幕,亚洲精品无码久久久久久久

《單片機原理及應用課程設計》節日彩燈控制器的設計

時間:2019-05-12 05:28:49下載本文作者:會員上傳
簡介:寫寫幫文庫小編為你整理了多篇相關的《《單片機原理及應用課程設計》節日彩燈控制器的設計》,但愿對你工作學習有幫助,當然你在寫寫幫文庫還可以找到更多《《單片機原理及應用課程設計》節日彩燈控制器的設計》。

第一篇:《單片機原理及應用課程設計》節日彩燈控制器的設計

《單片機原理及應用課程設計》報告

——節日彩燈控制器的設計

業:

級:

名:

號:

2014年2月

1.課程設計目的

1.1鞏固和加深對單片機原理和接口技術知識的理解;

1.2培養根據課題需要選學參考書籍、查閱手冊和文獻資料的能力; 1.3學會方案論證的比較方法,拓寬知識,初步掌握工程設計的基本方法; 1.4掌握常用儀器、儀表的正確使用方法,學會軟、硬件的設計和調試方法; 1.5能按課程設計的要求編寫課程設計報告,能正確反映設計和實驗成果,能用計算機繪制電路圖和流程圖。

2.課程設計要求

以單片機為核心,設計一個節日彩燈控制器: P1.2(S0)—開始,按此鍵則燈開始流動(由上而下)。P1.3(S1)—停止,按此鍵則停止流動,所有燈為暗。P1.4(S2)—上,按此鍵則燈由上向下流動。P1.5(S3)—下,按此鍵則燈由下向上流動。實驗原理

本題目本質上是由按鍵控制功能的流水燈,LED工作的方式通過鍵盤的掃描實現。其中的LED采取共陽極接法,通過依次向連接LED的I/O口送出低電平,可實現題目要求的功能。

3.硬件設計

3.1 控制器中AT89C51單片機硬件結構

AT89C51是一種低功耗/低電壓、高性能的八位CMOS單片機,片內有一個4KB的FLASH可編程可擦除只讀存儲器(FPEROM—Flash Programmable and Erasable Read Only Memory),它采用了CMOS工藝和ATMEL公司的高密度非易失性存儲器技術,而且其輸出引腳和指令系統都與MSC—51兼容。片內置通用8位中央處理器(CPU)和FLASH存儲單元,片內的存儲器允許在系統內改編程序或用常規的非易失性存儲器編程。因此,AT89C51是一種功能強、靈活性高且價格合理的單片機,可方便的應用于各種控制領域。

3.2主要元器件

1)電阻:10KΩ(1個)、200Ω(8個)、500Ω(2個)2)電容:10μF(1個)、30pF(2個)3)LED燈(8個)、按鈕(4個)、晶振

3.3 原理圖

4.軟件設計

4.1 設計思想

程序設計(Programming)是指設計、編制、調試程序的方法和過程。它是目標明確的智力活動。在進行微機控制系統設計時,除了系統硬件設計外,大量的工作就是如何根據每個生產對象的實際需要設計應用程序。因此,軟件設計在微機控制系統設計中占重要地位。對于本系統,軟件也占有重要的地位。

在單片機控制系統中,大體上可分為數據處理、過程控制兩個基本類型。數據處理包括:數據的采集、數字濾波、標度變換等。過程控制程序主要是使單片機按一定的方法進行計算,然后再輸出,以便控制生產。4.2軟件流程圖

4.3 源程序 ORG

0000H AJMP START ORG START: MOV

0030H P0,#0FFH A,#0FEH P1.2,LOOP P1.3,LOOP1 P1.4,LOOP2 P1.5,LOOP3

START MOV JNB JNB JNB JNB AJMP LOOP: MOV

P0,A

DEL LCALL JNB RL AJMP LOOP1: MOV

JNB

JNB AJMP LOOP2: JNB

JNB

JNB

MOV

LCALL

RL AJMP LOOP3: JNB

JNB

JNB

MOV

LCALL

RR AJMP DEL: MOV DEL1: MOV DEL2: MOV DEL3: DJNZ

DJNZ DJNZ RET END

P1.3,LOOP1 A

LOOP

P0,#0FFH P1.4,LOOP2 P1.5,LOOP3

LOOP1

P1.2,LOOP P1.3,LOOP1 P1.5,LOOP3 P0,A

DEL A

LOOP2

P1.2,LOOP P1.3,LOOP1 P1.4,LOOP2 P0,A

DEL A

LOOP3

R5,#02H R6,#0F0H R7,#0F0H R7, DEL3 R6, DEL2

R5, DEL1

5.調試運行

啟動仿真如下圖所示:(1)P1.2(S0)—開始,按此鍵則燈開始流動(由上而下)。

(2)P1.3(S1)—停止,按此鍵則停止流動,所有燈為暗。

(3)P1.4(S2)—上,按此鍵則燈由上向下流動。

(4)P1.5(S3)—下,按此鍵則燈由下向上流動。

6.設計心得體會

經過幾天的努力,終于完成了本學期的單片機課程設計,過程雖是辛苦的,但從中我學到了很多東西。首先鞏固了課上學習的理論知識,對于計算機匯編語言的系統化整體化有了更深的認識。在編寫程序的過程中遇到了很多困難經過反復修改不斷修正最終才能得以執行。再次是經過搜集資料基本了解了軟件的使用。整個設計過程最大的收獲就是意識到理論知識扎實的重要性,實踐是建立在理論之上的。

參考書目:

[1] 肖金球.單片機原理與接口技術.[M].北京:清華大學出版社,2004.12 [2] 胡漢才.單片機原理及其接口技術[M].北京:清華大學出版社.[3] 李全利.單片機原理及應用技術[J].北京:高等教育出版社.[4] 周航慈.單片機程序設計基礎[M].北京:北京航空航天大學出版社.[5] 何立民.單片機初級教程[M].北京:北京航空航天大學出版社

第二篇:EDA課程設計彩燈控制器

沈陽理工大學EDA技術課程設計報告

1設計目的

熟練掌握EDA技術利用計算機方面的課程解決專業課程方面點具體問題,達到解決問題,完成課程設計任務,培養實踐的目的。

2設計要求和任務

利用所學的EDA設計方法設計彩燈控制器,熟練使用使用QUARTUSII應用軟件,進一步學習使用VHDL語言、原理圖等EDA設計方法進行綜合題目的方法。

功能要求: 1.要有多種花型變化(至少4種).2.多種花型可以自動變換,循環往復.3.彩燈變換的快慢節拍可以選擇.4.具有清零開關.總體設計思路及原理描述

3.1功能描述

在電路中以 1 代表燈亮,以 0 代表燈滅,由 0,1按不同的規律組合代表不同的燈光圖案,同時使其選擇不同的頻率,從而實現多種圖案多種頻率的花樣功能顯示。在該電路中只需簡單的修改程序就可以靈活地調整彩燈圖案和變化方式。下面就以一個十六路彩燈控制系統的實現為例進行簡單說明。此十六路彩燈控制系統設定有六種花樣變化 ,這六種花樣可以進行自動切換 ,并且每種花樣可以選擇不同的頻率。

3.2設計原理

用VHDL進行設計 ,首先應該了解 ,VHDL語言一種全方位硬件描述語言 ,包括系統行為級 ,寄存傳輸級和邏輯門級多個設計層次。應充分利用DL “自頂向下” 的設計優點以及層次化的設計概層次概念對于設計復雜的數字系統是非常

沈陽理工大學EDA技術課程設計報告

有用它使得人們可以從簡單的單元入手 ,逐漸構成龐大而復雜的系統。首先應進行系統模塊的劃分 ,規定每一模塊的功能以及各個模塊之間的接口。最終設計方案為:以一個十六路彩燈花樣控制器、一個四頻率輸出分頻器 ,一個四選一控制器和一個時間選擇器總共四部分來完成設計。四選一控制器從分頻器選擇不同頻率的時鐘信號輸送到彩燈花樣控制器 ,從而達到控制彩燈閃爍速度的快慢 ,時間選擇器控制每種速度維持的時間長短。整個十六路彩燈控制系統設計的模塊圖如圖 1所示

圖一

4分層次方案設計及代碼描述

4.1子模塊及其功能

本次設計分為四個子模塊 ,即十六路彩燈花樣控制器、四頻率輸出分頻器 ,四選一控制器和時間選擇器 ,其子模塊及其功能如下: 2

沈陽理工大學EDA技術課程設計報告

4.1.1四頻率輸出分頻器

在本次設計中 ,設計了六種花樣 ,要求這六種花樣以不同的頻率顯示 ,而只有一個輸入的時鐘信號 ,所以對所輸入的時鐘信號進行 2 分頻 ,4 分頻 ,8分頻 ,16分頻 ,得到四種頻率信號 ,CLKDIV模塊用來完成此功能。

4.1.2時間選擇器

時間選擇器實際上是兩個分頻器 ,其中一個頻率是另一個頻率的兩倍。本來這兩個分頻器是可以在上述的四頻率輸出器中實現的 ,但為了方便地為四選一控制器提供不同的時間選擇條件 ,就將這兩個分頻器獨立開來。這兩個輸出的時鐘信號組合起來就可以為四選一控制器提供 00,01,10,11 四個時間選擇條件 ,如

下圖三所示。

圖二

4.1.3四選一控制器

四選一控制器功能是從分頻器中選擇不同頻率的時鐘信號送給彩燈控制器 ,實現彩燈閃爍的頻率變化。

4.1.4彩燈控制器

彩燈控制電路是整個設計的核心 ,它負責整個設計的輸出效果即各種彩燈圖案的樣式變化。該程序充分地說明了用 VHDL設計電路的 “彈” 性 ,即可通過改變程序中輸出變量 Q 的位數來改變彩燈的數目。其中 ,P1進程對燈閃的速度控制有兩種方式可改變燈閃的速度:一是改變外部時鐘的賦值 ,二是改變信號U 的位數。P2進程能進行彩燈的圖案控制 ,改變 s的位數即可改變要控制圖案的數目 ,改變輸出變量 Q 的組合即可變幻彩燈圖案。

最后 ,當各個模塊均完成上述操作之后 ,即可利用MAXPLUS2的原理圖輸

沈陽理工大學EDA技術課程設計報告

入 ,調用各個元器件(底層文件),以原理圖的形式形成最后的十六路彩燈顯示系統(頂層文件),并且進行仿真。仿真通過 ,即可下載到指定的 CPLD芯片里面 ,并進行實際連線 ,進行最后的硬件測試。當然 ,可以將各個模塊所生成的元件符號存放在元件庫中 ,用以被其它人或其它的設計所重復調用 ,以簡化后面的設計。

4.2 代碼描述

4.2.1 時序控制電路部分

程序如下: library ieee;use ieee.std_logic_1164.all;use ieee.std_logic_unsigned.all;use ieee.std_logic_arith.all;entity timecontrol is--定義實體 port(clk: in std_logic;--時鐘信號 clr: in std_logic;--復位信號 opt: in std_logic;--快慢控制信號 clkout: out std_logic--輸出時鐘信號);end timecontrol;architecture one of timecontrol is signal clk_tmp: std_logic;signal counter: std_logic_vector(1 downto 0);--定義計數器 begin process(clk,clr,opt)begin 4

沈陽理工大學EDA技術課程設計報告

if clr='0' then--清零 clk_tmp<='0';counter<=“00”;elsif clk'event and clk='1' then if opt='0' then--四分頻 if counter=“01” then counter<=“00”;clk_tmp<=not clk_tmp;else counter<=counter+'1';end if;else--八分頻 if counter=“11” then counter<=“00”;clk_tmp<=not clk_tmp;else counter<=counter+'1';end if;end if;end if;end process;clkout<=clk_tmp;--輸出分頻后的信號 end architecture one;

4.2.2顯示控制電路部分

程序如下: library ieee;use ieee.std_logic_1164.all;

沈陽理工大學EDA技術課程設計報告

entity showcontrol is port(clk: in std_logic;--輸入時鐘信號 clr: in std_logic;--復位信號

led: out std_logic_vector(15 downto 0));--彩燈輸出

end showcontrol;architecture one1 of showcontrol is type states is--狀態機狀態列舉(s0,s1,s2,s3,s4,s5,s6,s7,s8,s9,s10,s11,s12,s13,s14,s15);signal state: states;begin process(clk,clr)begin

if clr='0'then state<=s0;led<=“***0”;elsif clk'event and clk='1'then case state is when s0=>state<=s1;led<= “***1”;when s1=> state<=s2;led<=“***1”;when s2=> state<=s3;led<=“***0”;when s3=> state<=s4;led<=“***1”;when s4=> state<=s5;6

沈陽理工大學EDA技術課程設計報告

led<=“***0”;when s5=>state<=s6;led<=“***1”;when s6=>state<=s7;led<=“***0”;when s7=>state<=s8;led<=“***1”;when s8=>state<=s9;led<=“***0”;when s9=>state<=s10;led<=“***1”;when s10=>state<=s11;led<=“***0”;when s11=>state<=s12;led<=“***1”;when s12=>state<=s13;led<=“***0”;when s13=>state<=s14;led<=“***1”;when s14=>state<=s15;led<=“***0”;when s15=>state<=s0;led<=“***1”;when others=>null;end case;end if;end process;end architecture one1;

沈陽理工大學EDA技術課程設計報告

4.2.3頂層電路部分

程序如下:

library ieee;use ieee.std_logic_1164.all;entity root is port(clk: in std_logic;clr: in std_logic;opt:in std_logic;led: out std_logic_vector(15 downto 0));--八路彩燈輸出 end colorled;architecture one3 of root is component timecontrol is--定義元件:時序控制電路 port(clk: in std_logic;clr: in std_logic;opt:in std_logic;clkout: out std_logic);end component timecontrol;component showcontrol is--定義元件:顯示電路

port(clk: in std_logic;clr: in std_logic;led: out std_logic_vector(15 downto 0));end component showcontrol;signal clk_tmp: std_logic;begin u1: timecontrol port map(clk=>clk,clr=>clr,opt=>opt,clkout=>clk_tmp);--例化時序控制模塊

沈陽理工大學EDA技術課程設計報告

u2: showcontrol port map(clk=>clk_tmp,clr=>clr,led=>led);--例化顯示電路模塊 end architecture one3;

5各模塊的時序仿真圖

5.1時序控制電路timecontrol的仿真圖如下:

圖三

功能:時序控制電路metronome的功能是,用OPT控制輸入信號CKL_IN的快慢節拍。而CLR是控制開關。且從圖中可以看出,當復位信號為高電平時,電路時鐘輸出清零,當快慢信號OPT為低電平時,時序控制電路四分頻起作用,當快慢信號OPT為高電平時,時序控制電路八分頻起作用,仿真結果符合電路要求。

沈陽理工大學EDA技術課程設計報告

5.2 顯示控制電路showcontrol的仿真圖如下:

圖四

功能:顯示控制電路showcontrol的功能是控制花形的。且從圖中可以看出,當復位信號有效時彩燈輸出為零,否則,顯示電路在十六種不同狀態間轉換。

5.3 頂層電路root系統的仿真圖如下:

沈陽理工大學EDA技術課程設計報告

圖五

功能:整個電路root系統是把showcontrol與timecontrol綜合成一個電路。且從圖中可以看出,從圖中可以看出當OPT為高電平時彩燈狀態轉換慢,為低電平時轉換要快,當復位信號有效時,所用輸出都清零。

6總結

通過這次課程設計使我懂得了理論與實際相結合是很重要的,通過這次的課程設計,發現自己的實踐經驗還是不足的,以后多應該以理論為基礎,然后應用到實踐中來,從理論中得出結論,才能提高自己的實際動手能力和獨立思考的能力。

在這次的課程設計里深入的接觸了運用電子集成元器件制作多路彩燈的過程,并和同學一起討論用軟件制作出了這一個多路彩燈控制系統。正所謂“紙上談兵終覺淺,覺知此事要躬行。”學習任何知識,都要進行實踐,只有那樣才能達到事半功倍的效果。

沈陽理工大學EDA技術課程設計報告 參考文獻

《EDA技術與數字系統設計》

鄒彥主編

電子工業出版社

《EDA技術實用教程》,潘松、黃繼業,科學出版社 《數字電子技術基礎》(第五版),閻石,高等教育出版社

《電子設計自動化(EDA)手冊》,王丹、童如松,電子工業出版社 《EDA技術程設計》,劉江海,華中科技大學出版社

第三篇:eda課程設計-彩燈控制器

1.設計目的

學習EDA開發軟件和MAX+plus Ⅱ的使用方法,熟悉可編程邏輯器件的使用,通過制作來了解彩燈控制系統。2.設計題目描述和要求

1)設計一個彩燈控制器,使彩燈(LED管)能連續發出四種以上不同的顯示形式;

2)隨著彩燈顯示圖案的變化,發出不同的音響聲。3)擴充其它功能。3.設計原理 3.1 方案論證

這次的彩燈設計采用的是分模塊來完成的,包括分頻器、計數器、選擇器、彩燈控制器。其中彩燈控制器是用來輸出不同的花樣,彩燈控制器的輸出則是用一個32進制的計數器來控制,揚聲器的輸出時用不同的頻率來控制,所以用了一個集成分頻器來使輸入的頻率被分為幾種不同的頻率,不同頻率的選擇性的輸出則是用一個4選一的選擇器來控制。基于上述的介紹本次的彩燈控制采用的模式6來進行顯示。

圖3-1-1 模式6結構圖

3.2 模塊設計

1)集成分頻器模塊

設計要求顯示不同的彩燈的時候要伴隨不同的音樂,所以設計分頻器來用不同的頻率控制不同的音樂輸出。模塊說明:

Rst:輸入信號 復位信號 用來復位集成分頻器的輸出使輸出為“0”,及沒有音樂輸出。

Clk:輸入信號 模塊的功能即為分頻輸入的頻率信號。

Clk_

4、clk_

6、clk_

8、clk_10:輸出信號 即為分頻模塊對輸入信號clk的分頻,分別為1/4分頻輸出、1/6分頻輸出、1/8分頻輸出、1/10分頻輸出。

圖3-2-1 集成分頻器

2)32進制計數器模塊

32進制模塊用來控制彩燈輸出模塊,即確定彩燈控制器的不同的輸出。Rst:輸入信號 復位信號 用來復位32進制使其輸出為“00000”。Clk:輸入信號 用來給模塊提供工作頻率。

Count_out[4..0]:輸出信號 即為32進制計數器的輸出。

圖3-2-2 32進制計數器

3)彩燈控制模塊

彩燈控制模塊用來直接控制彩燈的輸出,使彩燈表現出不同的花樣。Rst:輸入信號 使彩燈控制模塊的輸出為“00000000”,即讓彩燈無輸出。Input[4..0]:輸入信號 不同的輸入使彩燈控制模塊有不同的輸出即彩燈顯示出不同的花樣。

Output[7..0]:輸出信號 直接與彩燈相連來控制彩燈。

圖3-2-3 彩燈控制模塊 4)4選1選擇器模塊

Rst:輸入信號 復位信號 使選擇器的輸出為“0”。In1、in2、in3、in4:輸入信號 接分頻器的輸出。

Inp[1..0]:輸入信號 接4進制計數器的輸出用來控制選擇器的選擇不同的輸入選擇不同的輸出。

Output:輸出信號 直接接揚聲器即輸出的是不同的頻率來控制揚聲器播放音樂。

圖3-2-4 4選1選擇器

5)4進制計數器模塊

4進制計數器作為選擇器的輸入來控制選擇器選擇不同的頻率作為輸出控制揚聲器工作。

Clk:輸入信號 來為計數器提供工作頻率。

Rst:輸入信號 復位信號 使計數器的輸出為“00”。

圖3-2-5 4進制計數器

3.3 系統結構

整個系統就是各個分模塊組成來實現最后的彩燈控制功能,系統又兩個時鐘來控制一個是控制32進制計數器即控制彩燈控制模塊來實現彩燈的不同輸出,另一個時鐘為分頻器的輸入來進行分頻處理,最后用來控制揚聲器發出不同的音樂,具體分頻處理的時鐘的頻率比實現彩燈控制的時鐘頻率要高。

圖 3-3-1 系統功能模塊

4.總結

這次的EDA課程設計有一周的時間,在這一周的時間里我們充分合理的安排了自己的時間來使本次的課程設計能夠順利的完成,當然我們在本次的設計中并不是一帆風順的,我們遇到了一些的問題,例如我們開始時用的文本的方式用一個總的程序來完成,可以在設計的過程中我們發現程序編到后面變量越到很容易搞混淆同時各個進程間的聯系也越來越模糊以至于后面我們自己都不知道程序的整體框圖是什么,導致后面不能夠繼續下去,后面我們再一次對我們這次的設計題目進行了分析和整理,最后我和我的同伴決定采用分模塊的方式來完成本次的課題設計,當然最重要的是分析各個模塊間的關系。最后我們采用上面分析的結構框圖。最后我們的設計很成功,仿真和硬件測試都是正確的,實現了我們的設計要求和目的。

在這次設計中我們收獲了很多,首先最直接的收獲就是我們鞏固了這門課程所學過的知識,把它運用到了實踐當中,并且學到了很多在書本撒和那個所沒有學到的知識,通過查閱相關資料進一步加深了對EDA的了。總的來說,通過這次課程設計不僅鍛煉了我們的動手和動腦能力,也使我懂得了理論與實際相結合的重要性,只有理論知識是遠遠不夠的,要把所學的理論知識與實踐相結合起來,才能提高自己的實際動手能力和獨立思考的能力。在我們的共同努力和指導老師的指引下我們圓滿的完成了彩燈控制器的設計,實現了設計目的。

6附錄一 程序:

---------------分頻器模塊----------LIBRARY ieee;USE ieee.std_logic_1164.all;

ENTITY fenpinqi IS

PORT(clk,rst : IN std_logic;

clk_10,clk_4,clk_6,clk_8 : OUT std_logic);

END fenpinqi;

ARCHITECTURE cd OF fenpinqi IS begin p1:process(clk,rst)

variable a:integer range 0 to 20;

begin if rst='1' then

clk_4<='0';

-----

復位信號控制部分 else if clk'event and clk='1'then

if a>=3 then

a:=0;

clk_4<='1';

else

a:=a+1;

clk_4<='0';

end if;

end if;

end if;end process p1;

p2:process(clk,rst)

variable b:integer range 0 to 20;

begin if rst='1' then

clk_6<='0';

-----

復位信號控制部分

else if clk'event and clk='1'then

if b>=5 then

b:=0;

clk_6<='1';

else

b:=b+1;

clk_6<='0';

end if;

end if;

end if;end process p2;

p3:process(clk,rst)

variable c:integer range 0 to 20;

begin if rst='1' then

clk_8<='0';

-----else if clk'event and clk='1'then

if c>=7 then

c:=0;

clk_8<='1';

else

c:=c+1;

clk_8<='0';

end if;

end if;

end if;end process p3;

p4:process(clk,rst)

variable d:integer range 0 to 20;

begin if rst='1' then

clk_10<='0';

-----else if clk'event and clk='1'then

if d>=9 then

d:=0;

clk_10<='1';

else

復位信號控制部分7

復位信號控制部分

d:=d+1;

clk_10<='0';

end if;

end if;

end if;end process p4;end cd;

---------------4選1選擇器--------LIBRARY ieee;USE ieee.std_logic_1164.all;

ENTITY xzq4_1 IS

PORT(rst:in std_logic;

inp:in integer range 0 to 3;

in1,in2,in3,in4 : In std_logic;

output : OUT std_logic);

END xzq4_1;

ARCHITECTURE a OF xzq4_1 IS

BEGIN

PROCESS(rst,inp)BEGIN

if(rst='1')then output<='0';

else

case inp is

when 0=>output<=in1;

when 1=>output<=in2;

when 2=>output<=in3;

when 3=>output<=in4;

when others=>null;

end case;

end if;

END PROCESS;END a;

------------彩燈控制模塊---------LIBRARY ieee;USE ieee.std_logic_1164.all;

ENTITY caideng IS

PORT(input : IN INTEGER RANGE 0 TO 31;

rst:in std_logic;

output : OUT std_logic_vector(7 downto 0);

sm :out std_logic_vector(6 downto 0));

END caideng;

ARCHITECTURE a OF caideng IS

BEGIN

PROCESS(input)BEGIN

if rst='1' then output<=“00000000”;sm<=“0000000”;

else

case input is

when 0=>output<=“10000000”;sm<=“0000110”;

when 1=>output<=“01000000”;sm<=“0000110”;

when 2=>output<=“00100000”;sm<=“0000110”;

when 3=>output<=“00010000”;sm<=“0000110”;

when 4=>output<=“00001000”;sm<=“0000110”;

when 5=>output<=“00000100”;sm<=“0000110”;

when 6=>output<=“00000010”;sm<=“0000110”;

when 7=>output<=“00000001”;sm<=“0000110”;

when 8=>output<=“00010000”;sm<=“0011011”;

when 9=>output<=“00110000”;sm<=“0011011”;

when 10=>output<=“00111000”;sm<=“0011011”;

when 11=>output<=“01111000”;sm<=“0011011”;

when 12=>output<=“01111100”;sm<=“0011011”;

when 13=>output<=“01111110”;sm<=“0011011”;

when 14=>output<=“11111110”;sm<=“0011011”;

when 15=>output<=“11111111”;sm<=“0011011”;

when 16=>output<=“10000001”;sm<=“1001111”;

when 17=>output<=“11000001”;sm<=“1001111”;

when 18=>output<=“11000011”;sm<=“1001111”;

when 19=>output<=“11100011”;sm<=“0011011”;

when 20=>output<=“11100111”;sm<=“1001111”;

when 21=>output<=“11110111”;sm<=“1001111”;

when 22=>output<=“11111111”;sm<=“1001111”;

when 23=>output<=“00001000”;sm<=“1001111”;

when 24=>output<=“00000001”;sm<=“0100110”;

when 25=>output<=“00000010”;sm<=“0100110”;

when 26=>output<=“00000100”;sm<=“0100110”;

when 27=>output<=“00001000”;sm<=“0100110”;

when 28=>output<=“00010000”;sm<=“0100110”;

when 29=>output<=“00100000”;sm<=“0100110”;

when 30=>output<=“01000000”;sm<=“0100110”;

when 31=>output<=“10000000”;sm<=“0100110”;

when others=>null;

end case;

end if;

end process;end a;

-------------32進制計數器模塊----

LIBRARY ieee;USE ieee.std_logic_1164.all;

ENTITY counter_32 IS

PORT(clk,rst : IN std_logic;

count_out : OUT integer range 0 to 31);

END counter_32;

ARCHITECTURE a OF counter_32 IS BEGIN PROCESS(rst,clk)

variable temp:integer range 0 to 32;BEGIN

IF rst='1' THEN

temp:=0;

ELSIF(clk'event and clk='1')THEN

temp:=temp+1;

if(temp=32)then

temp:=0;

end if;

END IF;

count_out<=temp;END PROCESS;

END a;

------------4進制計數器模塊---LIBRARY ieee;USE ieee.std_logic_1164.all;

ENTITY counter_4 IS

PORT(clk,rst : IN std_logic;

count_out : OUT integer range 0 to 3);

END counter_4;

ARCHITECTURE a OF counter_4 IS BEGIN

PROCESS(rst,clk)

variable temp:integer range 0 to 32;BEGIN

IF rst='1' THEN

temp:=0;

ELSIF(clk'event and clk='1')THEN

temp:=temp+1;

if(temp=4)then

temp:=0;

end if;

END IF;

count_out<=temp;END PROCESS;END a;

7附錄二 編譯

7附錄三 時序仿真

第四篇:彩燈控制器eda課程設計(定稿)

目錄

1.引言..............................................................3 2.EDA技術.........................................................5 2.1 EDA技術介紹..................................................5 2.2硬件描述語言..................................................5 3 Quartus II介紹..................................................8 3.1 Quartus II軟件介紹..........................................8 3.2 Quartus II軟件界面介紹......................................9 3.2.1 代碼輸入界面..............................................9 3.2.2 編譯界面..................................................9 3.2.3 波形仿真界面.............................................10 4 系統設計.........................................................12 4.1 設計過程.....................................................12 4.1.1 設計內容及要求...........................................12 4.1.2 輸入與輸出說明...........................................12 4.1.3 設計過程思路分析.........................................12 4.2 程序分析及仿真...............................................13 4.2.1花型控制電路模塊.........................................13 4.2.2 顯示電路模塊...........................................14 4.2.3 發聲電路模塊...........................................17 4.3 程序仿真圖...................................................17 5 下載.............................................................19 5.1 芯片選定.....................................................19 5.2引腳設定.....................................................19 5.3 程序下載.....................................................20 5.4 結果顯示.....................................................20

課程設計說明書 設計總結.........................................................22 參考文獻...........................................................23 附錄:源代碼程序...................................................24

課程設計說明書

1.引言

伴隨著計算機、集成電路和電子設計技術的發展,當今社會是數字化的社會,也是數字集成電路廣泛應用的社會,數字本身在不斷的進行更新換代。它由早起的電子管、晶體管、小中規模集成電路發展到超大規模集成電路以及許多具有特定功能的專用集成電路。EDA技術在過去的幾十年里取得了巨大的進步。EDA技術使得設計者的工作僅限于利用軟件的方式,即利用硬件描述語言和EDA軟件便可完成對系統硬件功能的實現。如今,EDA軟件工具已經成為電子信息類產品的支柱產業。從高性能的微處理器、數字信號處理器一直到彩電、音響和電子玩具電路等,EDA技術不單是應用于前期的計算機模擬仿真、產品調試,而且也在P哪的制作、電子設備的研制與生產、電路板的焊接、朋比的制作過程等有重要作用。可以說電子EDA技術已經成為電子工業領域不可缺少的技術支持。相比傳統的電路系統的設計方法,VHDL具有多層次描述系統硬件功能的能力,支持自頂向下(Top to Down)和基于庫(LibraryBased)的設計的特點。因此設計者可以不必了解硬件結構。從系統設計入手,在頂層進行系統方框圖的劃分和結構設計,在方框圖一級用VHDL對電路的行為進行描述,并進行仿真和糾錯,然后在系統一級進行驗證,最后再用邏輯綜合優化工具生成具體的門級邏輯電路的網表,下載到具體的CPLD器件中去,從而實現可編程的專用集成電路(ASIC)的設計。

而EDA技術就是以微電子技術為物理層面,現代電子設計為靈魂,計算機軟件技術為手段,最終形成集成電子系統或專用集成電路ASIC為目的的一門新興技術。

VHDL的英文全名是VHSIC(Very High Speed Integrated Circuit)Hardware Descriptiong Language, 翻譯成中文就是超高速集成電路硬件描述語言,誕生于1982年。1987年底,VHDL被美國國防部確認為標準硬件描述語言。自IEEE公布了VHDL的標準版本,IEEE-1076之后,各EDA公司相繼推出了自己的VHDL設計環境,或宣布自己的設計工具可以和VHDL接口。1993年,IEEE對VHDL進行了修訂,從更高的抽象層次和系統描述能力上擴展VHDL的內容,公布了新版本的VHDL,即IEEE標準的1076-1993版本。

現在,VHDL和Verilog作為IEEE的工業標準硬件描述語言,又得到眾多EDA公司的支持,在電子工程領域,已成為事實上的通用硬件描述語言。有專家認為,在新的世紀中,VHDL于Verilog語言將承擔起大部分的數字系統設計任務。目前,它在中國的應用多數是用在FPGA/CPLD/EPLD的設計中。當然在一些實力較為雄厚的單位,它也被用來設計ASIC。

隨著EDA技術的高速發展,電子系統的設計技術和工具發生了深刻的變化,大規

課程設計說明書

模可編程邏輯器件CPLD/FPGA的出現,給設計人員帶來了諸多方便。利用它進行產品開發,不僅成本低、周期短、可靠性高,而且具有完全的知識產權。利用VHDL語言設計彩燈控制器設計,使其實現彩燈控制器變形,發聲等功能,突出了其作為硬件描述語言的良好的可讀性、可移植性和易讀性等優點。此程序通過下載到特定芯片后,可應用于實際的控制器系統中。

本文基于FPGA開發系統,在QuartusII 7.2軟件平臺上,完成了自動售貨機控制器的設計和與仿真,并下載到試驗箱進行硬件實現。首先,本文介紹了QuartusII 7.2軟件的基本使用方法和VHDL硬件描述語言的特點,采用VHDL 硬件描述語言描述自動售貨機控制器,完成對電路的功能仿真;在設計過程中,重點探討了彩燈控制器設計的設計思路和功能模塊劃分;然后,初步探討了電路邏輯綜合的原理,該軟件對彩燈控制器設計電路進行了邏輯綜合;最后,使用EDA實驗開發系統進行電路的下載和驗證,驗證結果表明設計的彩燈控制器設計完成了預期的功能。

課程設計說明書

2.EDA技術

2.1EDA技術介紹

EDA是電子設計自動化(Electronic Design Automation)縮寫,是90年代初從CAD(計算機輔助設計)、CAM(計算機輔助制造)、CAT(計算機輔助測試)和CAE(計算機輔助工程)的概念發展而來的。EDA技術是以計算機為工具,根據硬件描述語言HDL(Hardware Description language)完成的設計文件,自動地完成邏輯編譯、化簡、分割、綜合及優化、布局布線、仿真以及對于特定目標芯片的適配編譯和編程下載等工作。EDA技術(即Electronic Design Automation技術)就是依賴強大的計算機,在EDA工具軟件平臺上,對以硬件描述語言HDL(Hardware DdscriptionLangurage)為系統邏輯描述手段完成的設計文件,自動地完成邏輯編譯、化簡、分割、綜合、布局布線以及邏輯優化和仿真測試,直至實現既定的電子線路系統功能。它在硬件實現方面融合了大規模集成電路制造技術、IC版圖設計、ASIC測試和封裝、FPGA(GieldPeogrammable Gate Array)/CPLD(Complex Programmable Logic Device)編程下載和自動測試等技術;在計算機輔助工程方面融合了計算機輔助設計(CAD),計算機輔助制造(CAM),計算機輔助測試(CAT),計算機輔助工程(CAE)技術以及多種計算機語言的設計概念;而在現代電子學方面則容納了更多的內容,如電子線路設計理論、數字信號處理技術、數字系統建模和優化技術及長線技術理論等。

2.2硬件描述語言

硬件描述語言HDL是EDA技術的重要組成部分,常見的HDL主要有VHDL、Verilog HDL、ABEL、AHDL、System Verilog和SystemC。其中VHDL、Verilog和現在的EDA設計中使用最多,并且我們學習的是VHDL的編程方法和實用技術。VHDL的英文全名是VHSIC(Very High Speed Integrated Circuit)Hardware Description Language,由IEEE(The Institute of Electrical and Electronics Engineets)進一步發展,并在1987年作為“IEEE標準1076”公布。從此VHDL成為硬件描述語言的業界標準之一。VHDL技術與傳統的數字電子系統或IC設計相比之下有很大的優勢,主要表現在: 第一,VHDL語言具有很強的電路描述和建模能力,能從多個層次對數字系統進行建 模和描述,從而大大簡化了硬件設計任務,提高了設計效率和可靠性。第二,VHDL具有也具體硬件電路武官和與設計平臺無關的特性,并且具有良好的電 路行為描述和系統描述的能力,課程設計說明書

并在語言易讀性和層次化,結構化設計方面,表現了強大的生命力和應用潛力。

當今社會是數字化的社會,也是數字集成電路廣泛應用的社會,數字本身在不斷的進行更新換VHDL的英文全名是VHSIC(Very High Speed Integrated Circuit)Hardware Descriptiong Language, 翻譯成中文就是超高速集成電路硬件描述語言,誕生于1982年。1987年底,VHDL被美國國防部確認為標準硬件描述語言。

自IEEE公布了VHDL的標準版本,IEEE-1076之后,各EDA公司相繼推出了自己的VHDL設計環境,或宣布自己的設計工具可以和VHDL接口。1993年,IEEE對VHDL進行了修訂,從更高的抽象層次和系統描述能力上擴展VHDL的內容,公布了新版本的VHDL,即IEEE標準的1076-1993版本。

現在,VHDL和Verilog作為IEEE的工業標準硬件描述語言,又得到眾多EDA公司的支持,在電子工程領域,已成為事實上的通用硬件描述語言。有專家認為,在新的世紀中,VHDL于Verilog語言將承擔起大部分的數字系統設計任務。目前,它在中國的應用多數是用在FPGA/CPLD/EPLD的設計中。當然在一些實力較為雄厚的單位,它也被用來設計ASIC。

傳統的硬件電路設計方法是采用自下而上的設計方法,即根據系統對硬件的要求,詳細編制技術規格書,并畫出系統控制流圖;然后根據技術規格書和系統控制流圖,對系統的功能進行細化,合理地劃分功能模塊,并畫出系統的功能框圖;接著就進行各功能模塊的細化和電路設計;各功能模塊電路設計、調試完成后,將各功能模塊的硬件電路連接起來再進行系統的調試,最后完成整個系統的硬件設計。采用傳統方法設計數字系統,特別是當電路系統非常龐大時,設計者必須具備較好的設計經驗,而且繁雜多樣的原理圖的閱讀和修改也給設計者帶來諸多的不便。為了提高開發的效率,增加已有開發成果的可繼承性以及縮短開發周期,各ASIC研制和生產廠家相繼開發了具有自己特色的電路硬件描述語言(Hardware Description Language,簡稱HDL)。但這些硬件描述語言差異很大,各自只能在自己的特定設計環境中使用,這給設計者之間的相互交流帶來了極大的困難。因此,開發一種強大的、標準化的硬件描述語言作為可相互交流的設計環境已勢在必行。于是,美國于1981年提出了一種新的、標準化的HDL,稱之為VHSIC(Very High Speed Integrated Circuit)Hardware Description Language,簡稱VHDL。這是一種用形式化方法來描述數字電路和設計數字邏輯系統的語言。設計者可以利用這種語言來描述自己的設計思想,然后利用電子設計自動化工具進行仿真,再自動綜合到門電路,最后用PLD實現其功能。

VHDL是一種全方位的硬件描述語言,包括系統行為級。寄存器傳輸級和邏輯門多個設計層次,支持結構、數據流和行為三種描述形式的混合描述,因此

課程設計說明書

VHDL幾乎覆蓋了以往各種硬件語言的功能,整個自頂向下或由下向上的電路設計過程都可以用VHDL來完成。VHDL還具有以下優點:

1.VHDL的寬范圍描述能力使它成為高層進設計的核心,將設計人員的工作重心提高到了系統功能的實現與調試,而花較少的精力于物理實現。

2.VHDL可以用簡潔明確的代碼描述來進行復雜控制邏輯設計,靈活且方便,而且也便于設計結果的交流、保存和重用。

3.VHDL的設計不依賴于特定的器件,方便了工藝的轉換。

4.VHDL是一個標準語言,為眾多的EDA廠商支持,因此移植性好。關于VHDL語言,最后需要說明的是:與常規的順序執行的計算機程序不同,VHDL從根本上講是并發執行的。因此,我們通常稱之為代碼,而不是程序。在VHDL中,只有在進程(PROCESS)、函數(FUNCTION)和過程(PROCEDURE)內部的語句才是順序執行的。

VHDL語言具有良好的可讀性,即容易被計算機接受,也容易被讀者理解。使用期長,不會因工藝變化而使描述過時。因為VHDL的硬件描述與工藝無關,當工藝改變時,只需修改相應程序中的屬性參數即可。

課程設計說明書 Quartus II介紹

3.1 Quartus II軟件介紹

Quartus II 是Altera公司單芯片可編程系統(SOPC)設計的綜合性環境,也是適合SOPC的最全面的設計環境。擁有現場可編程門陣列(FPGA)和復雜可編程邏輯器件(CPLD)設計的所有解決方案。Altera的Quartus II可編程邏輯軟件屬于第四代PLD開發平臺,該平臺支持一個工作組環境下的設計要求,其中包括支持原理圖、VHDL、VerilogHDL以及AHDL(Altera Hardware Description Language)等多種設計輸入形式,內嵌自有的綜合器以及仿真器,可以完成從設計輸入到硬件配置的完整PLD設計流程。

Quartus II也支持第三方的仿真工具,對第三方EDA工具的良好支持也使用戶可以在設計流程的各個階段使用熟悉的第三方EDA工具。Quartus II還支持層次化設計,可以在一個新的編輯環境中對使用不同輸入設計方式完成的模塊進行調用,從而解決了原理圖與HDL混合輸入設計的問題,并且在輸入之后,Quartus II的編譯器將給出設計輸入的錯誤報告。

Quartus II可以在XP、Linux以及Unix上使用,除了可以使用Tcl腳本完成設計流程外,提供了完善的用戶圖形界面設計方式。具有運行速度快,界面統一,功能集中,易學易用等特點。

Quartus II支持Altera的IP核,包含了LPM/MegaFunction宏功能模塊庫,使用戶可以充分利用成熟的模塊,簡化了設計的復雜性、加快了設計速度。

Maxplus II 作為Altera的上一代PLD設計軟件,由于其出色的易用性而得到了廣泛的應用。目前Altera已經停止了對Maxplus II 的更新支持,Quartus II 與之相比不僅僅是支持器件類型的豐富和圖形界面的改變。Altera在Quartus II 中包含了許多諸如SignalTap II、Chip Editor和RTL Viewer的設計輔助工具,集成了SOPC和HardCopy設計流程,并且繼承了Maxplus II 友好的圖形界面及簡便的使用方法。

Altera 公司的Quartus II 作為一種可編程邏輯的設計環境, 由于其強大的設計能力和直觀易用的接口,越來越受到數字系統設計者的歡迎。

課程設計說明書

3.2 Quartus II軟件界面介紹

3.2.1 代碼輸入界面

新建一個工程,選擇File→New Project Wizard,在出現的對話框中輸入工作路徑和工程名稱(應與實體名稱相同),新建完工程后,選擇File→New→VHDL File,然后新出現的空白窗口中輸入代碼,代碼輸入界面如圖3-1所示:

圖3-1 代碼輸入界面

3.2.2 編譯界面

代碼輸入完畢后,選擇Processing→Start Compilation或直接單擊(Start Compilation)進行編譯,編譯界面如圖3-2所示:

課程設計說明書

圖3-2 編譯界面

3.2.3 波形仿真界面

編譯沒有錯誤后,選擇File→New→Vector Waveform File,自己設置輸入的值,設置好后單擊 進行波形仿真,仿真前界面如圖3-3所示:

圖3-3波形仿真前界面

仿真后界面如圖3-4所示:

課程設計說明書

3-4波形仿真后界面

課程設計說明書 系統設計

4.1 設計過程

4.1.1 設計內容及要求

1.設計內容:

(1)設計一個彩燈控制器,使8個彩燈(發光二極管)能連續發出六種種以上不同的花型,花型自擬(全亮,全滅除外),每種花型持續的時間為10秒鐘。

(2)使用數碼管顯示當前的花型序號(分別為A、B、C,D,E,F)以及該花型的顯示時間。

(3)每種花型顯示時對應發出不用的聲音(4)系統要有整體復位信號 2.設計要求:

(1)根據任務要求確定電路各功能模塊;(2)寫出設計程序;(3)給出時序仿真結果;(4)實現硬件調試;

4.1.2 輸入與輸出說明

1.輸入:

rst,clk,clker分別為彩燈控制器的整體復位,時鐘脈沖發生以及發聲器分頻時鐘脈沖;

2.輸出:

x表示彩燈控制器六種種以上不同的花型,y表示每種花型持續的時間(10秒鐘),M表示數碼管顯示的當前的花型序號(分別為A、B、C,D,E,F),Z為每種花型顯示時對應發出不用的聲音。

4.1.3 設計過程思路分析

如圖4.1整個系統有需要三個輸入信號,分別為彩燈控制器的整體復位,計時時鐘脈沖以及發聲器分頻時鐘脈沖,輸出信號要能表示彩燈控制器六種種以上不同的花型,表示每種花型持續的時間(10秒鐘)和花型序號以及每種花型對

課程設計說明書

應發出不用的聲音。系統框圖如下:主要模塊組成:花型控制模塊和顯示電路模塊以及蜂鳴器發聲模塊。時序電路是根據時鐘脈沖信號的設置得到相應的輸出信號,并將此信號作為花型控制模塊和顯示電路時鐘信號。顯示電路輸入時鐘信號的周期,有規律的輸出設定的六種彩燈變化類型以及數碼管顯示花型序號和持續時間。時序電路是根據另一時鐘脈沖信號的設置得到相應的輸出信號,并將此信號作為發聲模塊的時鐘信號的輸入時鐘信號的周期,進行有規律的輸出設定蜂鳴器對應花型變化發出的各種聲音。該程序采用層次設計法,頂層采用原理圖設計,底層采用VHDL 設計。以下是它的方框圖。底層分為三個子電路模塊,分別是時序控制電路模塊和顯示電路模塊以及蜂鳴器發聲模塊。

圖 4.1 模塊組成

4.2 程序分析及仿真

4.2.1花型控制電路模塊

花型控制電路模塊是8 路彩燈電路的核心部分。它主控著8 路彩燈的花型種類。模塊主要采用狀態機如圖4.2來實現,用狀態機來設計靈活性很強。按設計要求要實現六種花型01100110、010000010、1000001、00011000、00100100、11100111,用S0、S1、S2、S3、S4、S5 來表示6 種循環,以1表示燈亮,以0表示燈滅狀態的狀態。仿真圖如圖4.2:

圖 4.2 狀態轉換圖

課程設計說明書

a7:process(pr_state)begin casepr_state is when a=> x<=“01100110”;nx_state<=b;when b=> x<=“01000010”;nx_state<=c;when c=> x<=“1000001”;z<=clk2;when d=> x<=“00011000”;nx_state<=e;when e=> x<=“00100100”;nx_state<=f;when f=> x<=“11100111”;nx_state<=a;end case;end process;

圖 4.3 花型控制電路模塊仿真

4.2.2

顯示電路模塊

顯示電路模塊的要求是使用數碼管顯示當前的花型序號(分別為A、B、C,D,E,F)以及該花型的顯示時間。花型控制電路模塊采用狀態機實現,在狀態機的

課程設計說明書

時序邏輯電路部分已經采用計數器計時的方法直到計數器計時達到時才進入下一個狀態,如下為狀態機時序邏輯電路程序:

process(clk,rst)variablecount:integer range 0 to 10;begin if(rst='1')then pr_state<=a;count:=0;elsif(clk'event and clk='1')then count:=count+1;if(count=10)then pr_state<=nx_state;count:=0;end if;end if;y<=count;end process;為用數碼管顯示當前的花型序號(分別為A、B、C,D,E,F)以及該花型的顯示時間,只需要將顯示當前的花型序號程序二進制代碼以及該花型的顯示的時間的二進制代碼添加到狀態中即可,程序如下:

a7:process(pr_state)begin casepr_state is when a=> x<=“01100110”;m<=“1110111”;nx_state<=b;z<=clker;when b=> x<=“01000010”;m<=“1111100”;nx_state<=c;z<=clk1;when c=>

課程設計說明書

x<=“1000001”;m<=“0111001”;nx_state<=d;z<=clk2;when d=> x<=“00011000”;m<=“1011110”;nx_state<=e;z<=clk3;when e=> x<=“00100100”;m<=“1111001”;nx_state<=f;z<=clk4;when f=> x<=“11100111”;m<=“1110001”;nx_state<=a;z<=clk5;end case;end process;仿真圖如下:

圖4.4 顯示電路模塊

課程設計說明書

4.2.3發聲電路模塊

發生電路采用蜂鳴器,而蜂鳴器是一種一體化結構的電子訊響器,采用直流電壓供電,廣泛應用于計算機、打印機、復印機、報警器、電子玩具、電話機、定時器等電子產品中作發聲器件,它分為有源蜂鳴器和無源蜂鳴器兩種,有源蜂鳴器直接接上額定電源就可連續發聲,而無源蜂鳴器工作需要加入其理想信號方波,該課程設計采用無源蜂鳴器。對于每種花型顯示時對應發出不用的聲音,這里就需要對其中輸入的時鐘信號進行分頻,改變temp的值能產生出不同頻率的聲音。在程序中添加不同的進程(process),來產生不同頻率的方波。程序如下:

a1:process(clker)variable temp1:integer range 0 to 15;begin ifclker'event and clker='1'then temp1:=temp1+1;if temp1=2 then clk1<=not clk1;temp1:=0;end if;end if;end process;發聲電路模塊輸出信號z同樣可以反映在狀態機的組合邏輯電路中,程序4.2.1中的組合邏輯電路

圖4.5 發聲電路模塊

4.3 程序仿真圖

綜合以上各模塊程序仿真圖如下:

課程設計說明書

圖4.6 程序仿真圖

課程設計說明書 下載

5.1 芯片選定

選擇Assignments→devives然后選擇芯片,芯片設定界面如圖5-1所示:

圖5.1 芯片選定

5.2引腳設定

選擇Assignments→Pins然后設定引腳,引腳設定界面如圖5-2所示:

課程設計說明書

圖5.2 引腳設定

5.3 程序下載

引腳設定好后,將下載盒子插到USB接口,點擊,選擇Hardward和start當下載到100%時,就可以通過試驗箱進行驗證,下載驗證如圖5-3所示:

圖5.3 程序下載

5.4 結果顯示

程序下載到實驗板上完成后,程序運行結果在實驗板上得到實現,八個LED發光二極管變換產生六種不同的花型樣式,七段譯碼管顯示與之對應的變換的花

課程設計說明書

型序號A,B,C,D,E,F,同時LED譯碼管也開始計時,到達10秒后變換到下一個花型,蜂鳴器也對應不同花型發出不同的聲音,程序運行結果顯示正確。如下圖:

圖 5.4 實驗板

課程設計說明書 設計總結

通過這次課程設計對EDA技術有了更進一步的熟悉,VHDL 語言和C語言等其他語言還是有很大的區別。VHDL是EDA技術的重要組成部分,其具有與具體硬件電路無關和與設計平臺無關的特性,并且具有良好的電路行為描述和系統描述的能力,并在語言易讀性和層次化、結構化設計方面,表現了強大的生命力和應用潛力。其主要的也是最大的優點就在于設計者可以專心致力于其功能的實現,而不需要對不影響功能的與工藝有關的因素花費過多的時間和精力。在實際操作中發現設計和課本上的知識有很大聯系,但又高于課本,一個簡單的原理要把它應用以及和其他功能綜合起來就有些困難。通過設計也鞏固了我們的書本知識以及通過借閱書籍和上網查找資料,也豐富了自己對EDA的了解。不過本次設計也存在一些不足,暴露了自己對EDA的掌握還有所欠缺。在設計過程中,分頻分的太大,頻率太小的話,揚聲器的聲音體現不出顯示不同花型時的區別;頻率太大的話,數碼管顯示速度太快,嘗試分頻時使用不同的脈沖信號,但沒有成功。在反復調試中,最后還是成功了,但原理還不是很清楚。同時,在課程設計過程中通過與老師、同學的交流,也了解了他們對于這門技術的看法和今后這門技術的發展方向,也感謝老師對我設計的指導和同學對我的幫助。總的來說,這次設計還是有所收獲的。

課程設計說明書

參考文獻

[1] VokneiA.Pedroni.《VHDL數字電路設計教程》.電子工業出版社,2008.5

[2] 潘松,黃繼業.《EDA技術實用教程》(第二版).科學出版社,2005.2 [3] 焦素敏.《EDA應用技術》.清華大學出版社,2002.4 [4] 曾繁泰,陳美金.VHDL程序設計[M].北京:清華大學出版社,2001 [5] 張昌凡等.可編程邏輯器件及VHDL設計技術[M].廣州:華南理工大學出版社,2001

課程設計說明書

附錄:源代碼程序

libraryieee;use ieee.std_logic_1164.all;entity led is port(rst,clk,clker:instd_logic;x:out std_logic_vector(7 downto 0);y:out integer range 0 to 10;m:out std_logic_vector(6 downto 0);z:out std_logic);end led;architecturebhv of led is signal clk1,clk2,clk3,clk4,clk5:std_logic;type state is(a,b,c,d,e,f);signalpr_state,nx_state:state;begin a1:process(clker)variable temp1:integer range 0 to 15;begin ifclker'event and clker='1'then temp1:=temp1+1;if temp1=2 then clk1<=not clk1;temp1:=0;end if;end if;end process;a2:process(clker)variable temp2:integer range 0 to 15;begin ifclker'event and clker='1'then temp2:=temp2+1;if temp2=4 then clk2<=not clk2;

課程設計說明書

temp2:=0;end if;end if;end process;a3:process(clker)variable temp3:integer range 0 to 15;begin ifclker'event and clker='1'then temp3:=temp3+1;if temp3=8 then clk3<=not clk3;temp3:=0;end if;end if;end process;a4:process(clker)variable temp4:integer range 0 to 16;begin ifclker'event and clker='1'then temp4:=temp4+1;if temp4=16 then clk4<=not clk4;temp4:=0;end if;end if;end process;a5:process(clker)variable temp5:integer range 0 to 33;begin ifclker'event and clker='1'then temp5:=temp5+1;if temp5=32 then clk5<=not clk5;temp5:=0;

課程設計說明書

end if;end if;end process;a6: process(clk,rst)variablecount:integer range 0 to 10;begin if(rst='1')then pr_state<=a;count:=0;elsif(clk'event and clk='1')then count:=count+1;if(count=10)then pr_state<=nx_state;count:=0;end if;end if;y<=count;end process;a7:process(pr_state)begin casepr_state is when a=> x<=“01100110”;m<=“1110111”;nx_state<=b;z<=clker;when b=> x<=“01000010”;m<=“1111100”;nx_state<=c;z<=clk1;when c=> x<=“10000001”;m<=“0111001”;

課程設計說明書

nx_state<=d;z<=clk2;when d=> x<=“00011000”;m<=“1011110”;nx_state<=e;z<=clk3;when e=> x<=“00100100”;m<=“1111001”;nx_state<=f;z<=clk4;when f=> x<=“11100111”;m<=“1110001”;nx_state<=a;z<=clk5;end case;end process;endbhv;

第五篇:單片機原理及應用課程設計

智能電子鐘(LCD顯示)

1、設計內容及要求...............................................................................................2 1.1、設計內容..............................................................................................2 1.2、設計要求..............................................................................................2 1.3、撰寫設計報告......................................................................................2

2、總體方案設計...................................................................................................2 2.1、方案圖................................................................................................2 2.2、面板布置圖.........................................................................................2 2.3、方案討論.............................................................................................3 2.4、明晰任務.............................................................................................4

3、電路原理圖......................................................................................................4

4、程序框圖.........................................................................................................5 4.1、顯示子程序流程圖............................................................................5 4.2、實時時鐘芯片 1302 讀/寫數據流程圖............................................6

5、編程序................................................................................................................6

6、調試....................................................................................................................6 6.1、軟件調試.............................................................................................6 6.2、仿真調試..............................................................................................7

7、自我感想............................................................................................................7

8、參考書目............................................................................................................8 附錄:C 語言編程源程序.......................................................................................8 1.設計內容及要求 1.1、設計內容:

以AT89C51 單片機為核心,制作一個 LCD 顯示的智能電子鐘。1.2、設計要求:

(1)計時:秒、分、時、天、周、月、年。(2)閏年自動判別。

(3)五路定時輸出,可任意關斷(最大可到16路)。(4)時間、月、日交替顯示。(5)自定任意時刻自動開/關屏

(6)計時精度:誤差≤1秒/月(具有微調設置)

(7)鍵盤采用動態掃描方式查詢。所有的查詢、設置功能均由功能鍵K1、K2完成 1.3、撰寫設計報告

單片機課程設計是以課題或項目設計方式開展的一門課程,具有較強的綜合性、實踐性,是工科、工程類院校或職業類院校電類專業在校生的必修課,是將單片機原理與應用課程的理論知識轉變為應用技術的重要教學環節。這一環節不但能加深對單片機原理的理解,而且還能培養學生的實踐動手能力,開發學生的分析、解決問題的能力。單片機課程設計環節的訓練能夠讓學生知道單片機工程項目的制作過程,使學生盡早了解單片機系統的開發過程。

2.總體方案設計 2.1、方案圖

2.2、面板布置圖

2.3、方案討論

方案一:采用實時時鐘芯片

實時時鐘芯片具備年、月、日、時、分、秒計時功能和多點計時功能,計時數據的更新每秒自動進行一次,不需程序干預。計算機可通過中斷或查詢方式讀取計時數據進行顯示,因此計時功能的實現無需占用 CPU 的時間,程序簡單。此外,實時時鐘芯片多數帶有鋰電池做后備電源,具備永不停止的計時功能;具有可編程方波輸出功能,可用做實時測控系統的采樣信號等;有的實時時鐘芯片內部還帶有非易失性 RAM,可用來存放需長期保存但有時也需變更的數據,由于功能完善,精度高,軟件程序設計相對簡單,且計時不占用 CPU 時間,因此,在工業實時測控系統中多采用這一類專用芯片來實現實時時鐘功能。

方案二:軟件控制

利用單片機內部的定時/計數器進行中斷定時,配合軟件延時實現時、分、秒的計時及秒表計時。該方案節省硬件成本,且能使設計者對單片機的指令系統能有更深入的了解,從而掌握單片機應用技術 MCS-51 匯編語言程序設計方法,因此,本系統設計采用此種軟件控制方法來實現計時。而由于 Atmel 公司 的AT89C51 是一種自帶 4KB Flash 存儲器的低電壓、高性能的 CMOS 8 位微處理器。該器件采用 Atmel 高密度非易失存儲器制造技術制造,與工業標準 的MCS-51 指令集和輸出引腳相兼容。AT89C51 將多功能 8 位 CPU 和閃存集成在單個芯片中,是一種高效的微控制器,使用也更方便,壽命更長,可以反復擦除 1000 次。形成了功能強大、使用靈活和具有較高性能價格比的微控制器。它的功能強大而且也比較容易購買,故本設計中所選的單片機為 AT89C51 單片機。2.4、明晰任務

采用 AT89C51 單片機作為系統的控制核心。時鐘數據通過市場上流行的時鐘芯片 DS1302 來獲取。DS1302 是 DALLAS 公司推出的涓流充電時鐘芯片,內含一個實時時鐘/日歷和 31 字節靜態 RAM,可以通過串行接口與計算機進行通信,使得管腳數量減少。實時時鐘/日歷電路能夠計算 2100 年之前的秒、分、時、日、星期、月、年的,具有閏年自動判斷調整的能力。定時電路能夠實現自定任意時刻自動開/關屏,采用 LCD LM016L 顯示年、月、周、天、時、分、秒。通過按鍵開關實現微調,確保計時精度:誤差≤1 秒/月。DS1302 時鐘芯片的主要功能特性:

(1)能計算 2100 年之前的年、月、日、星期、時、分、秒的信息;每月的天數

和閏年的天數可自動調整;時鐘可設置為 24 或 12 小時格式。(2)31B 的 8 位暫存數據存儲 RAM。(3)串行 I/O 口方式使得引腳數量最少。

(4)DS1302 與單片機之間能簡單地采用同步串行的方式進行通信,僅需 3 根線。

(5)寬范圍工作電壓 2.0-5.5V。

(6)工作電流為 2.0A 時,小于 300nA。

(7)功耗很低,保持數據和時鐘信息時功率小于 1mW。

3.電路原理圖

4.程序框圖

4.1、顯示子程序流程圖

4.2、實時時鐘芯片 1302 讀/寫數據流程圖

5.編程序 源程序見附錄部分 6.調試 6.1、軟件調試

目前設計過程中容易造成元件和儀器儀表的損壞,而借助 Keil 和 Proteus進行單片機系統的開發,可以節省設計成本,提高設計速度。Keil 軟件包是一個功能強大的開發平臺,它包括項目管理器、CX51 編譯器、AX51 宏匯編器、BL51/LX51 連接定位器、RTX51 實時操作系統、Simulator 軟件模擬器及 Monitor51 硬件目標調試器。它是一種集成化程度高的文件管理編譯環境,主要功能為編譯 C 語言源程序,匯編程序或混合語言源程序,連接和定位目標文件和庫,創建 HEX 文件,調試目標程序等。Keil 是目前最好的 51 單片機開

發工具之一。Keil 支持軟件模擬仿真(Simulator)和用戶目標調試(Monitor51)兩種工作模式。前者不需要任何單片機硬件即可完成用戶程序仿真、調試,后者利用硬件目標板中的監控程序可以直接調試目標硬件系統。Proteus 是一個完整的嵌入式系統軟件、硬件設計仿真平臺,它包括原理圖輸入系統 ISIS、帶擴展的 Prospice 混合模型仿真器、動態元件庫、高級圖形分析模塊和處理器虛擬系統仿真模型 VSM。ISIS 是 Proteus 系統的中心,具有超強的控制原理設計環境。ProteusVSM 最重要的特點是能把微處理器軟件作用在處理器上,并和該處理器的任何模擬和數字元件協同仿真,仿真執行目標碼就像在真正的單片機系統上運行一樣,VSM CPU 模型能完整仿真 I/O 接口、中斷、定時器、通用外部設備口及其他與 CPU 有關的外部設備,甚至能仿真多個處理器。6.2、仿真調試 Proteus 仿真

7.自我感想

經歷過這么多天不間斷的課程設計,我們有挺多感觸的,從最基本上說我們看到了,也意識到了自己的不足,對于不斷克服的各種阻礙也讓我們體會到了課程設計的意義所在。對于只接觸課本只動筆桿的我們,面臨實際的設計尺寸,讓我們很是尷尬,都說理論聯系實際,真正到聯系的時候才發現挺困難的,不過正是理論知識的各種補充才讓我們能最終完成任務,然后深深地體會到理論對現實的指導作用。我們現在最缺乏的就是實際工作經驗,而理論聯系實踐并不像我們想象的那么簡單,他需要堅實的理論基礎和實際工作經驗。堅實的理論基礎決定了我必須堅持學習新的知識新的理論,完善了自己的知識結構,才能在以后的實際中輕松面對,才能設計出更好的更有益于人們生活與工作的機械,才能跟上時代的步伐,不被淘汰。在這個一邊忙著復習忙著考試又要準備課程設計的日子里,真真正正的體會到了時間的寶貴,有點像高中忙忙碌碌的生活,不過能按時完成課程設計對我們來說也是一個莫大的安慰。嚴謹和細心是做機械設計的必要態度,要想做好一件事,就必須一絲不茍、態度認真。俗話說:“失之毫厘,謬之千里。”在機械設計上尤其應該注意。在以后的工作中,你的很小的一個疏忽將會造成一個公司很大的損失,甚至給用戶帶去生命危險,而自己也會為自己的不負責任行為付出代價。再者就是設計中要嚴謹和細心,對于機械是不能出差錯的,任何的微小誤差都可能產生不可預計的后果,當然對于我們來說就是設計中要走一些彎路,而且在這個嚴重缺少時間又惦記回家問題的我們來說也是一個很嚴重的后果。不過,困難雖是難免的,但我們有信心就能并且已經戰勝了困難,完成了這個無比揪心的課程設計。因為時間等各種關系設計中難免有些不足還請老師助教給予批評和幫助。

8.參考文獻

《MCS-51 系列單片機原理及應用》 孫涵芳 主編 《新概念 51 單片機 C 語言教程》 郭天祥 主編 《51 單片機課程設計》 周向紅 主編 《單片機原理及其應用教程》 張元良 主編 附錄:C 語言編程源程序

#include #include //--------#define uint unsigned int #define uchar unsigned char //--------/*ucharcode table[]={0xc0,0xf9,0xa4,0xb0,0x99,0x92,0x82,0xf 8, 0x80,0x98,0x88,0x83,0xc6,0xa1,0x86,0x8e};// 共 陽極數碼管代碼 */ ucharcode xingqi[8]={0x00,0x07,0x01,0x02,0x03,0x04,0x05, 0x06};//星期顯示代碼 uchar miao,shi,fen,date,month,day,year,year10,set,mun,set_shi,set_fen,time_ flag;// 全 局 定 義

uint year_data,t;//-----sbit SCLK=P3^5;//DS1302 通訊線定義 sbit DIO=P3^6;sbit RST=P3^7;sbit speak=P0^0;sbit DS=P2^0;//595 通訊線定義 sbit SH_CP=P2^1;sbit ST_CP1=P2^2;sbit ST_CP2=P2^3;sbit ST_CP3=P2^4;sbit ST_CP4=P2^5;sbit ST_CP5=P2^6;sbit ST_CP6=P2^7;sbit ST_CP7=P3^0;sbit ST_CP8=P3^1;sbit OE1=P1^0;sbit OE2=P1^1;sbit OE3=P1^2;sbit OE4=P1^3;sbit OE5=P1^4;sbit OE6=P1^5;sbit OE7=P1^6;sbit OE8=P1^7;sbit K1=P3^2;//按鍵接口定義 sbit K2=P3^3;sbit K3=P3^4;sbit K4=P0^1;sbit K5=P0^2;//-----void write_595(uchar temp)//寫 74HC595 一個字節 { uchar temp_595,i;temp_595=temp;for(i=0;i<8;i++)

{

SH_CP=0;

_nop_();_nop_();_nop_();if(temp_595&0x80){ DS=1;} else { DS=0;} _nop_();_nop_();_nop_();SH_CP=1;temp_595<<=1;} } //--------------void delay(uint z)//Nms 延時 { uint x,y;for(x=z;x>0;x--)for(y=112;y>0;y--);} //-------------void delaynus(uint z)//ums 延時 { uint x,y;for(x=z;x>0;x--)for(y=10;y>0;y--);} //---------------void write(uchar date)//寫入 DS1302 一個字節 { uchar temp,i;RST=1;SCLK=0;temp=date;for(i=0;i<8;i++){ SCLK=0;if(temp&0x01)DIO=1;else DIO=0;SCLK=1;temp>>=1;} } //-----uchar read()//讀出 DS1302 一個字節 { uchar a,temp;RST=1;for(a=8;a>0;a--){ temp>>=1;SCLK=1;_nop_();_nop_();_nop_();_nop_();_nop_();_nop_();_nop_();SCLK=0;if(DIO){ temp=temp|0x80;} else { temp=temp|0x00;} } return(temp);} //---void write_1302(uchar add,uchar dat)//寫 DS1302 數據 { RST=0;SCLK=0;RST=1;write(add);write(dat);SCLK=1;RST=0;} //----------uchar read_1302(uchar add)// 讀 DS1302 數據 { uchar temp;RST=0;SCLK=0;RST=1;write(add);temp=read();SCLK=1;RST=0;return(temp);} //------------void display()//顯示子程序 { miao=read_1302(0x81);//讀秒 fen=read_1302(0x83);//讀分

shi=read_1302(0x85)&0x3f;//讀時 date=read_1302(0x87);//讀日 month=read_1302(0x89);//讀月 year=read_1302(0x8d);//讀年 day=read_1302(0x8B);//讀星期 write_595(miao);//顯示秒 ST_CP1=0;ST_CP1=1;ST_CP1=0;delaynus(10);write_595(fen);//顯示分 ST_CP2=0;ST_CP2=1;ST_CP2=0;delaynus(10);write_595(shi);//顯示時 ST_CP3=0;ST_CP3=1;ST_CP3=0;delaynus(10);write_595(date);//顯示日 ST_CP4=0;ST_CP4=1;ST_CP4=0;delaynus(10);write_595(month);//顯示月 讀 ST_CP5=0;ST_CP5=1;ST_CP5=0;delaynus(10);write_595(year);//顯示年 ST_CP6=0;ST_CP6=1;ST_CP6=0;delaynus(10);write_595(xingqi[day]);//顯示星期 ST_CP7=0;ST_CP7=1;ST_CP7=0;delaynus(10);} //----------void ds1302_init()//1302 初始化 { RST=0;SCLK=0;/* write_1302(0x80,0x00);//設置初始值 SEC write_1302(0x82,0x00);//設置初始值 MIN write_1302(0x84,0x00);//設置初始值 HR write_1302(0x86,0x00);//設置初始值 DATE write_1302(0x88,0x00);//設置初始值 MONTH write_1302(0x8A,0x00);//設置初始值 DAY */ write_1302(0x8C,0x10);//設置初始值 YEAR } //--------------void PORT_INIT()//端口初始化 { P0=0XFE;P1=0X00;P2=0X00;P3=0XFC;} void time_init()//定時器初始化 { TMOD=0x11;//設置定時 器 01 都為工作方式 1 TH0=(65536-50000)/256;//裝入初值 TL0=(65536-50000)%256;TH1=(65536-10000)/256;//裝入初值 TL1=(65536-10000)%256;PT0=1;//T0 定時器優先級最高 EA=1;//開總中斷

ET0=1;//開定時器 0 中斷 ET1=1;//開定時器 1 中斷 TR0=1;//啟動定時器 0 TR1=1;// 啟動定時器 1 } //--------------void main(void)//主程序 { PORT_INIT();ds1302_init();time_init();year=read_1302(0x8d);//讀年數據 year_data=0x2000|year;write_595(year_data>>8);//顯示 2010 年的 20 字樣 ST_CP8=0;ST_CP8=1;ST_CP8=0;set_shi=0x09;//鬧鐘初始值設定 set_fen=0x39;time_flag=0;//標志位 set=0;while(1){ switch(set){ case 0: //設置秒 { display();// 顯 示 子 程 序

if((shi==set_shi)&&(fen==set_fen)&&(time_flag==0))小時和分鐘 { speak=~speak;if((K2==0)&&(time_flag==0))//按鍵 K2 停 止鬧鐘響 { P0&=0XFE;time_flag=1;} delay(10);} } break;} if(fen==set_fen+1)// 當 不 按 下 鬧 鐘 停止按鍵,一分鐘后自動停止鬧 鐘 { P0&=0XFE;time_flag=0;} } } //--------void time0()interrupt 1 // 定時 器 0 中斷 { TR0=0;TH0=(65536-50000)/256;TL0=(65536-50000)%256;mun++;if(mun==15){ mun=0;switch(set){ case 1: //設置秒閃爍 {OE1=1;delay(300);OE1=0;} break;case 2: //設置分閃爍 { OE2=1;delay(300);OE2=0;} break;case 3: //設置時閃爍 { OE3=1;delay(300);OE3=0;} break;case 4: //設置日閃爍 { OE4=1;delay(300);OE4=0;} break;case 5: //設置月閃爍 { OE5=1;delay(300);OE5=0;} break;case 6: //設置年閃爍 { OE6=1;OE8=1;delay(300);OE6=0;OE8=0;} break;case 7: //設置星期閃爍 { OE7=1;delay(200);OE7=0;} break;case 8: //設置鬧鐘閃爍 { OE2=1;OE3=1;delay(200);OE2=0;OE3=0;} break;} } TR0=1;} //-----------void time1()interrupt 3 // 定時器 1 中斷 { TR1=0;//先關定時器 TH1=(65536-20000)/256;TL1=(65536-20000)%256;//-if(K1==0){ delay(10);if(K1==0){ set++;if(set==9){ set=0;write_1302(0x80,miao);//設置初始值 SEC write_1302(0x82,fen);//設置初始值 MIN write_1302(0x84,shi);//設置初始值 HR write_1302(0x86,date);//設置初始值 DATE write_1302(0x88,month);// 設置初始值 MONTH write_1302(0x8A,day);//設置初始值 DAY write_1302(0x8C,year_data);//設置初始值 YEAR } t=50000;while((!K1)&&t){ t--;} } } //-------if(K2==0){ delay(10);if(K2==0){ switch(set){ case 1: { miao++;if((miao&0x0f)>0x09){ miao+=0x10;miao&=0xf0;} if(miao==0x60){ miao=0x00;} write_595(miao);ST_CP1=0;ST_CP1=1;ST_CP1=0;} break;case 2: { fen++;if((fen&0x0f)>0x09){ fen+=0x10;fen&=0xf0;} if(fen==0x60){ fen=0x00;} ST_CP2=0;ST_CP2=1;ST_CP2=0;} break;case 3: { if((read_1302(0x85)&0x80)==0x00){ shi++;if((shi&0x0f)>0x09){ shi+=0x10;shi&=0xf0;} if(shi==0x24)//24 小時制 { shi=0x00;} } else { shi=(shi|0x80)+1;if((shi&0x0f)>0x09){ shi+=0x10;shi&=0xf0;} if(shi==0x12)//12 小時制 { shi=0X80;} } write_595(shi);//顯示時 ST_CP3=0;ST_CP3=1;ST_CP3=0;} break;case 4: { date++;if((date&0x0f)>0x09){ date+=0x10;date&=0xf0;} if((date==0x32)&&((month==0x01)||(month==0x03)||(month==0x05)||(month ==0x07)||(month==0x08)||(month==0x10)||(month==0x12))){ date=0x01;} else if((date==0x31)&&((month==0x04)||(month==0x06)||(month==0x09)||(month ==0x11))){ date=0x01;} else if((date==0x29)&&(month==0x02)&&((year_data|read_1302(0x8d))%100!=0)& &((year_data|read_1302(0x8d))%400!=0)){ date=0x01;} else if((date==0x30)&&(month==0x02)&&((year_data|read_1302(0x8d))%100==0)& &((year_data|read_1302(0x8d))%400==0)){ date=0x01;} write_595(date);ST_CP4=0;ST_CP4=1;ST_CP4=0;} break;case 5: { month++;if((month&0x0f)>0x09){ month+=0x10;month&=0xf0;} if(month==0x13){ month=0x01;} write_595(month);ST_CP5=0;ST_CP5=1;ST_CP5=0;} break;case 6: { year_data++;if((year_data&0x000f)==0x0a){ year_data+=0x0010;year_data&=0xfff0;} if((year_data&0x00ff)==0xa0){ year_data+=0x0100;//向前進 1 year_data&=0xff00;//后面尾數歸 0 } write_595(year_data);ST_CP6=0;ST_CP6=1;ST_CP6=0;write_595(year_data>>8);ST_CP8=0;ST_CP8=1;ST_CP8=0;} break;case 7: { day++;if((day&0x0f)==0x08){ day=0x01;} write_595(xingqi[day]);ST_CP7=0;ST_CP7=1;ST_CP7=0;} break;} t=50000;while((!K2)&&t){ t--;} } } //-------------------------if(K3==0){ delay(10);if(K3==0){ switch(set){ case 1: { miao--;if((miao&0x0f)==0x0F){ miao&=0xf9;//減到 0 后,再減一次就歸 0, } if(miao==0xF9)//當全部減到 00 時,再 減一次就為 59 { miao=0x59;} write_595(miao);ST_CP1=0;ST_CP1=1;ST_CP1=0;} break;case 2: { fen--;if((fen&0x0f)==0x0F){ fen&=0xf9;} if(fen==0xF9){ fen=0x59;} write_595(fen);ST_CP2=0;ST_CP2=1;ST_CP2=0;} break;case 3: { if((read_1302(0x85)&0x80)==0x00){ shi--;if((shi&0x0f)==0x0F){ shi&=0xf9;} if(shi==0xF9)//24 小時制 { shi=0x23;} } else { shi=(shi|0x80)-1;if((shi&0x0f)==0x0F){ shi&=0xf9;} ST_CP4=0;} break;case 5: { month--;if((month&0x0f)==0x0F){ month&=0xf9;} if(month==0x00){ month=0x12;} write_595(month);ST_CP5=0;ST_CP5=1;ST_CP5=0;} break;case 6: { year_data--;if((year_data&0x000f)==0x0F){ year_data&=0xfff9;} if((year_data&0x00f0)==0xF0){ year_data&=0xf999;} write_595(year_data);ST_CP6=0;ST_CP6=1;ST_CP6=0;write_595(year_data>>8);ST_CP8=0;ST_CP8=1;ST_CP8=0;} break;case 7: { day--;if((day&0x0f)==0x00){ day=0x07;} write_595(xingqi[day]);ST_CP7=0;ST_CP7=1;ST_CP7=0;} break;} t=50000;while((!K3)&&t)//松手檢測 { t--;} } } //---switch(set){ case 8: { if(K4==0){ delay(10);if(K4==0){ if((read_1302(0x85)&0x80)==0x00){ set_shi++;if((set_shi&0x0f)>0x09){ set_shi+=0x10;set_shi&=0xf0;} if(set_shi==0x24)//24 小時制 { set_shi=0x00;} } else { set_shi=(set_shi|0x80)+1;if((set_shi&0x0f)>0x09){ set_shi+=0x10;set_shi&=0xf0;} if(set_shi==0x12)//12 小時制 { set_shi=0X80;} write_595(set_shi);// 顯示鬧 鐘的時 ST_CP3=0;ST_CP3=1;ST_CP3=0;t=50000;while((!K4)&&t){ t--;} } } //----if(K5==0){ delay(10);if(K5==0){ set_fen++;if((set_fen&0x0f)>0x09){ set_fen+=0x10;set_fen&=0xf0;}

if(set_fen==0x60)

{

set_fen=0x00;

} write_595(set_fen);ST_CP2=0;ST_CP2=1;ST_CP2=0;t=50000;while((!K5)&&t){ t--;} } set_shi+=0x10;set_shi&=0xf0;} if(set_shi==0x12)//12 小時制 { set_shi=0X80;} write_595(set_shi);// 顯示鬧 鐘的時 ST_CP3=0;ST_CP3=1;ST_CP3=0;t=50000;while((!K4)&&t){ t--;} } } //----if(K5==0){ delay(10);if(K5==0){ set_fen++;if((set_fen&0x0f)>0x09){ set_fen+=0x10;set_fen&=0xf0;}

if(set_fen==0x60)

{

set_fen=0x00;

} write_595(set_fen);ST_CP2=0;ST_CP2=1;ST_CP2=0;t=50000;while((!K5)&&t){ t--;} } } } } //------------------------if(((K4==0)||(K5==0))&&(set==0)){ delay(10);if(((K4==0)||(K5==0))&&(set==0)){ write_595(set_shi);//顯示鬧鐘的時 ST_CP3=0;ST_CP3=1;ST_CP3=0;write_595(set_fen);ST_CP2=0;ST_CP2=1;ST_CP2=0;P1=0XF9;while((!K4)||(!K5));P1=0X00;} } //----------TR1=1;//退出時開定時器 } } //----------

下載《單片機原理及應用課程設計》節日彩燈控制器的設計word格式文檔
下載《單片機原理及應用課程設計》節日彩燈控制器的設計.doc
將本文檔下載到自己電腦,方便修改和收藏,請勿使用迅雷等下載。
點此處下載文檔

文檔為doc格式


聲明:本文內容由互聯網用戶自發貢獻自行上傳,本網站不擁有所有權,未作人工編輯處理,也不承擔相關法律責任。如果您發現有涉嫌版權的內容,歡迎發送郵件至:645879355@qq.com 進行舉報,并提供相關證據,工作人員會在5個工作日內聯系你,一經查實,本站將立刻刪除涉嫌侵權內容。

相關范文推薦

    EDA課程設計:八路彩燈控制器

    EDA課程設計 設計題目:基于VHDL的8路彩燈控制器設計 一、 課程設計的目的 1.熟悉QuartusⅡ軟件的使用方法,使用VHDL 文本輸入設計法進行任務設計。 2.增強自己實際動手能力,獨......

    《單片機原理及應用》課程設計簡介

    《單片機原理及應用》課程設計簡介 1、 課程編碼:130200960 2、 英文名稱:project work for 《the principle and application of single chip computer》 3、 學時/學分: 總學......

    《單片機原理及應用》課程設計任務書(2014)

    《單片機原理及應用》課程設計 任務書 一、 課程設計題目 見農機111《單片機課程設計》題目分配表。 二、 課程設計的基本要求 1、根據給定的題目,在規定時間內完成系統硬件......

    單片機原理及應用課程設計教學大綱

    《單片機原理及應用》課程設計教學大綱 課程編號:13033070 課程類別:必修課 適用專業:電氣信息類 學時:10 教研室主任:姜志成大綱執筆人:李春華 大綱審批人:付家才 一、課程設計的......

    數電課程設計循環彩燈控制器

    課 程 設 計 說 明 書 班 級:電子信息0901 學 號:0501090108 學生姓名:張亞軍 指導教師:曹建生日 期:2011.1.04 緒論 自1879年美國科學家愛迪生發明了白熾燈以來,便結束......

    單片機原理及應用課程設計報告五篇

    中國地質大學江城學院一、課程設計內容1 編寫C程序進行跑馬燈及鍵盤控制2 根據所用芯片設計外圍電路3 電路焊接4 程序下載入所焊電路進行系統軟硬件綜合調試二、器材9個二極......

    基于FPGA的彩燈控制器設計

    鄭州輕工業學院 可編程數字系統設計 題 目 學生姓名 專業班級 學 號 院 (系)指導教師 完成時間 基于FPGA的彩燈控制器的設計 張煥煥 電子信息工程10-2班 電氣信息工程學院......

    2012 單片機原理課程設計要求

    通信0901/02單片機原理課程設計要求 (2011-2012學年第2學期) 1. 綜合運用已學習過單片機原理、模擬電路和數字電路等知識,閱讀相關單片機電路芯片資料和相關文獻,了解單片機電路......

主站蜘蛛池模板: 精品久久久久久中文字幕人妻最新| 天天狠天天透天干天干| 96亚洲精华国产精华精华液| 亚洲日韩一中文字暮av| 亚洲国内精品自在线影院| 中国精品偷拍区偷拍无码| 免费a级毛片无码a∨男男| 亚洲人成伊人成综合网小说| 亚洲日韩欧洲无码av夜夜摸| 国产精品久久人妻互换| 粉嫩少妇内射浓精videos| 99麻豆久久久国产精品免费| 亚洲成aⅴ人片久青草影院| 日本欧美久久久久免费播放网| 欧美肥富婆丰满xxxxx| 国精产品一线二线三线av| 亚洲人成小说网站色在线| 亚洲性日韩精品一区二区三区| 国产av国片精品jk制服| 欧美日产国产精品| 日本边添边摸边做边爱的网站| 色综合久久久久综合一本到桃花网| 西西人体大胆瓣开下部自慰| 亚洲综合天堂婷婷五月| 亚洲韩国日本高清一区| 无遮挡1000部拍拍拍免费| 日本不无在线一区二区三区| 大又大又粗又硬又爽少妇毛片| 欧美午夜刺激影院| 国产精品_国产精品_k频道w| 久久东京伊人一本到鬼色| 中文字幕精品一二三四五六七八| 成人h动漫精品一区二区| 亚洲小说图区综合在线| 欧美肥妇bwbwbwbxx| 97色伦综合在线欧美视频| 国产成人亚洲综合a∨| 日本一卡二卡四卡无卡乱码视频免费| 亚洲无码视频在线| 精品麻豆剧传媒av国产| 日本在线看片免费人成视频1000|